StratixII GX 高速介面FPGA器件

2021-04-13 05:26:11 字數 1460 閱讀 5735

altera公司推出 stratixii gx 高速介面fpga器件

2023年10月25號,altera公司今天發布stratix ii gx——第三代帶有嵌入式序列收發器的fpga。stratix ii gx 。stratix ii gx fpga整合stratixiifpga架構和serdes高速收發器,收發器數量高達20個,工作速率在622 mbps至6.375 gbps之間。 收發器模組支援多種廣泛應用的協議,包括pci express、序列資料介面(sdi)、xaui、sonet、千兆乙太網、serialliteii、serial rapidio和通用電氣介面6gbps長距離和短距離(cei-6g-lr/sr)等,節省邏輯資源,簡化了協議支援。

stratix ii gx系列家族:

指 標

ep2sgx30c/d

ep2sgx60c/d/e

ep2sgx90e/f

ep2sgx130g

收發器資料速率

622 mbps – 6.375 gbps

自適應邏輯模組(alm)

13,552

24,176

36,384

53,016

等價邏輯單元le

33,880

60,440

90,960

132,540

lvds通道

29 29

45 78

m512 ram模組

202

329

488

699

m4k-ram模組

144

255

408

609

m-ram 模組

1 2

4 6

全部 ram bits

1,369,728

2,544,192

4,520,448

6,747,840

dsp模組

16 36

48 63

嵌入式乘法器

64 144

192

252

pll鎖相環

4 8 8 8

器件型號最後的乙個英文本母表示高速收發器的通道數,c表示為4通道,d表示為8通道,e表示為12通道,f表示為16通道,g表示為20通道

stratix ii gx器件系列第乙個型號的工程樣片,將於2023年第一季度提供給客戶。 使用者現在可以採用hspice模型和altera quartus ii設計軟體5.1開始其stratix ii gx設計。對於ep2sgx30cf780器件,2023年25k的預計採購**為$49起。

高速硬體介面

原文 dlm dual lane modules,是雙差分收和發對介面,共有4對差分匯流排,收和發各兩對,可以復用的匯流排 sgmii,qsgmii,rxaui,pcie,sata.qlm quad lane modules,是4差分收和發對介面,共有8對差分匯流排,收和發各4對,可以復用的匯流排 ...

高速硬體介面

dlm dual lane modules,是雙差分收和發對介面,共有4對差分匯流排,收和發各兩對,可以復用的匯流排 sgmii,qsgmii,rxaui,pcie,sata.qlm quad lane modules,是4差分收和發對介面,共有8對差分匯流排,收和發各4對,可以復用的匯流排 sgm...

高速序列介面資料流向

nand flash controller ip core 標準nand flash controller 標準nand flash控制器 我是一位在職者 北京 專業從事fpga介面設計,有較多的空餘時間,對fpga有比較豐富的專案經驗 6年 熟練使用xilinx altera fpga,熟悉nan...