上拉電阻和下拉電阻

2021-07-04 15:38:16 字數 923 閱讀 3402

所謂上,就是指高電平;所謂下,是指低電平。上拉,就是通過乙個電阻將訊號接電源,一般用於時鐘訊號資料訊號等。下拉,就是通過乙個電阻將訊號接地,一般用於保護訊號。

這是根據電路需要設計的,主要目的是為了防止干擾,增加電路的穩定性。

假如沒有上拉,時鐘和資料訊號容易出錯,畢竟,cpu的功率有限,帶很多bus線的時候,提供高電平訊號有些吃力。而一旦這些訊號被負載或者干擾拉下到某個電壓下,cpu無法正確地接收資訊和發出指令,只能不斷地復位重啟。

假如沒有下拉,保護電路極易受到外界干擾,使cpu誤以為被保護物件出問題而採取保護動作,導致誤保護。

上拉下拉,要根據電路要求來設定。

加裝上拉電阻或下拉電阻就是從電源v+或v-端到積體電路器件輸出端加裝乙個電阻,具體操作很簡單,就是直接在器件的輸出腳到電源v+或v-端焊接乙個電阻即可。

1、上拉電阻對器件注入電流,常見的加裝目的有兩個:

(1)提高輸出電平。如ttl輸出驅動com的電平匹配,這是非常必要的。

(2)加大輸出驅動能力,但對於非oc或od輸出型電路其作用是有限的,如果用於驅動類似led不加上拉或下拉電阻也是可以的,應該從負載限流電阻等方面考慮解決,如果負載比較重,應該加裝輸出緩衝或功率驅動電路。

對於oc或od電路,必須由上拉電阻提供輸出電流通道,否則不能工作,因此,在設計和生產時已經安裝,就不必再加裝了。

2、下拉電阻增加器件輸出電流,主要用來設定低電平或阻抗匹配。

3、加裝的電阻值大小因加裝目的、負載情況以及器件極限引數等條件而異,阻值的大小決定加裝作用的弱強。

具體原理圖隨後繪製上傳。

上傳原理圖。順便說明,為了不引起誤會,圖中把上拉電阻和下拉電阻分別畫在輸出和輸入端了,在本級的輸入端安裝可以看作是前級的輸出端安裝下拉電阻。事實上,選擇安裝下拉電阻時基本上都是設在后級的輸入端,一是前級無輸出時下拉以確保后級的輸入電平為低電平,二是與前級阻抗匹配。

下拉電阻和上拉電阻

在學習arduino時,連線微動開關,需要乙個下拉電阻,當開關處於開路的狀態時,保持輸入引腳的低電平。對於其中的原理糾結了很長時間,下面是根據查詢到的資料和加入了自己的理解。下拉電阻 1當處於斷路狀態時,如果沒有10k歐的下拉電阻,input端的電壓在0v 5v之間浮動。有下拉電阻時,輸入引腳通過1...

上拉電阻和下拉電阻

在數字邏輯電路中,乙個訊號不是0,就是1。正是因為這樣,數位電路的設計才簡單,可靠。通常,用電壓5v 或者接近5v 代表 on 開狀態,代表高電平,對應狀態 1。用電壓0v 或者接近0v 代表off關狀態,代表低電平,對應狀態0。有些開發板是基於3,3v的,因此使用3.3v作為高電平。如果乙個線路中...

上拉電阻 下拉電阻總結

上拉電阻 1 當ttl電路驅動coms電路時,如果ttl電路輸出的高電平低於coms電路的最低高電平 一般為3.5v 這時就需要在ttl的輸出端接上拉電阻,以提高輸出高電平的值。2 oc閘電路必須加上拉電阻,才能使用。3 為加大輸出引腳的驅動能力,有的微控制器管腳上也常使用上拉電阻。4 在coms晶...