大學生積體電路設計應用創新大賽閒談(成都之行)

2021-08-09 11:16:53 字數 734 閱讀 3088

很榮幸有機會參加了在成都舉行的積體電路設計大賽,在大賽的過程之中我學到的蠻多的。

初賽階段,首先是報名,在 報名,還需要學校蓋章認證,並將認證上傳,確實挺麻煩的。其次,需要完成作品,這個過程中就各顯神通了,大神們分析問題一般就直接寫了,我們菜鳥(選擇fpga題目)則查資料,問老師,反覆修改技術規範,總體設計規範,之後完成**,進行功能**,在雲fpga平台進行後仿與板級驗證。與此同時還需要完成設計文件,文件在比賽中佔的比重挺大的。最後,大概在七月份初就會提交作品,七月下旬就會進行第一次篩選,通過篩選則可獲得至少三等獎的獎狀。八月中旬會有分賽區的比賽,會在分賽區答辯之後評選一次特一二三等獎。(西北賽區)

總之,完成作品這個過程,真的蠻鍛鍊人的,是自我提公升很好的方法。。。

而且吧,比賽會有大咖談談自己的想法,我零碎的總結一下,僅供本人回憶。。。

①學習電路,passion很重要,學會做人,保證認證的態度,肯自己花時間完成專案,有責任心,stay hungry。才有可能成為大牛的。。。

②做事情,要明確目的是什麼,根據應用場景合理理解需求,合理利用資源。。。

③無論找到什麼工作,提公升自我才是最重要的。

④摩爾定律無論是否走下去,ic都會蓬勃發展,ic只是工具,有各種實現方案,很多很棒的電路並不需要很高的工藝來實現,小夥子們不要太悲觀了。。。而且,如今ai是乙個很好的方向。。。

⑤ic創業公司會有一半以上倒閉,很容易形成壟斷的。。。強者強,弱者亡。ic碼農們,強大自身才是王道。。。

Tanner Pro積體電路設計與布局實戰指導

編輯鎖定 tanner pro積體電路設計與布局實戰指導 是 2004年 科學出版社出版的圖書,作者是陸瑞強 廖裕評。作 者 陸瑞強 廖裕評 isbn 9787030131072 頁 數 232 定 價 22.00 出版社科學出版社 出版時間 2004 5 1 裝 幀 平裝 無盤 1內容介紹 2 作...

VerilogHDL 1 數字積體電路設計方法概述

硬體描述語言是一種用形式化方式來描述數位電路和系統的語言。它的主要作用是 數位電路系統的設計者利用這種語言可以從上層到下層 從抽象到具體 逐步描述自己的設計思想,用一系列分層次的模組來表示極其複雜的數字系統。符合ieee標準的硬體描述語言是veriloghdl和vhdl兩種。它們的共同特點是 能夠形...

2023年本土最佳積體電路設計公司(中間版)

所以稱之為中間版是因為2009年只過去四分之三,最佳並不是單純指營業額,而是既考慮到營業額也考慮到與2008年業績的對比,沒有被老杳列為最佳並不一定不好,任何公司的發展都不會一帆風順,出現暫時的低潮很正常,就像2008年的展訊,或許年底老杳評出2009年十佳本土積體電路設計公司時會與此次所列公司稍有...