閘電路三態 OC OD OE以及拉電流 灌電流概念

2021-09-29 23:27:12 字數 816 閱讀 5407

高電平1,低電平0,高阻態(就是高阻抗,電阻很大,相當於引腳懸空或者開路),高阻態的意義在於實際電路中不可能斷開電路。

三態電路的輸出邏輯狀態的控制,是通過乙個輸入引腳實現的,三態門都有乙個en控制使能端,來控制閘電路的通斷。 可以具備這三種狀態的器件就叫做三態器件。當en有效時,三態電路呈現正常的或的輸出;當en無效時,三態電路給出高阻態輸出.

閘電路輸出極在整合單元內不接負載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的ttl、cmos、ecl門分別稱為集電極開路(oc)、漏極開路(od)、發射極開路(oe),使用時應審查是否接上拉電阻(oc、od門)或下拉電阻(oe門),以及電阻阻值是否合適。對於集電極開路(oc)門,其上拉電阻阻值rl應滿足下面條件:

rl < (vcc-voh)/(n*ioh+m*iih) 

rl > (vcc-vol)/(iol+m*iil)

其中n:線與的開路門數;m:被驅動的輸入端數。

拉電流和灌電流是衡量電路輸出驅動能力(注意:拉、灌都是對輸出端而言的,所以是驅動能力)的引數,這種說法一般用在數位電路中。

由於數位電路的輸出只有高、低(0,1)兩種電平值,高電平輸出時,一般是輸出端對負載提供電流,其提供電流的數值叫「拉電流」;低電平輸出時,一般是輸出端要吸收負載的電流,其吸收電流的數值叫「灌(入)電流」。

ioh:邏輯門輸出為高電平時的負載電流(為拉電流)

iol:邏輯門輸出為低電平時的負載電流(為灌電流)

iih:邏輯門輸入為高電平時的電流(為灌電流)

iil:邏輯門輸入為低電平時的電流(為拉電流)

三態門有乙個訊號控制端en 三態輸出電路

就是具有高電平 低電平和高阻抗三種輸出狀態的閘電路,又稱三態門輸出電路。在固態機互聯板電路,i o 板電路中,除了以上幾種組合閘電路,三態閘電路也是必不可少的。一 電路組成 三態閘電路主要有ttl三態閘電路和 cmos三態閘電路.不難看出,二種輸出三態閘電路都是在普通閘電路的基礎上附加控制電路而構成...

三態門介紹

如下圖,為兩種形式的三態門,a 和 b 一致 c 和 d 一致。對於圖 a 其真值表如下 輸入輸出ena 1011 000高阻態1 對於圖 b 的真值表為 輸入輸出ena 0011 010高阻態1 三態門 three state gate 是一種重要的匯流排介面電路。三態指其輸出既可以是一般二值邏輯...

三態門介紹

如下圖,為兩種形式的三態門,a 和 b 一致 c 和 d 一致。對於圖 a 其真值表如下 對於圖 b 的真值表為 三態門 three state gate 是一種重要的匯流排介面電路。三態指其輸出既可以是一般二值邏輯電路,即正常的高電平 邏輯1 或低電平 邏輯0 又可以保持特有的高阻抗狀態。高阻態相...