通訊模組電源設計問題總結

2021-10-03 04:41:18 字數 1823 閱讀 1765

電源設計模組穩定工作的前提,是模組和裝置正常工作的根基,各個廠家,不同型號模組在電源設計上有許多共性的要求,現分享給大家。

嚴格按照規格書和硬體設計手冊要求設計。通訊模組的電源一般要求為3.3-4.8(不同模組有少許偏差),一般將電源穩定在3.8到4v左右比較好,並且且在突發模式下的最大負載電流有1.8a,考慮到電路除了模組以外,還有其餘的外圍電路,因此輸入電源至少需要有2a的餘量才能保證電路的正常工作,這一點是需要格外注意的。一般認為5v 2a是驅動模組的最低電源要求,但就有的設計者為了節約成本自作聰明使用1a甚至更小功率的開關電源驅動模組,測試時也沒發現問題,但是這樣做是有極大風險的。

模組的pa(射頻功放)的發射功率是乙個可變值,因此不同的基站訊號強度下(主要看裝置天線質量和距離基站的距離)耗電量差別很大。所以實驗室沒有問題,在現場惡劣的環境中往往就不行了。 因為弱訊號下,模組突發耗電量增高了幾倍。

正確供電方法:模組的工作電壓範圍一般在3v~4v 之間,如果電源電壓輸入在4v~6v之間,一般採用ldo進行壓降,如果輸入電壓大於6v,一般採用dc-dc進行壓降,電源晶元至少要保證2a的電流輸出,其中nb的供電電源晶元至少保證1a 的電流輸出

模組的主電源上至少放置470μf的電解電容(或220μf的鉭電容),避免出現瞬間2a大電流引起電壓跌落;模組的主電源上還要放置0.1μf,100pf,33pf濾波電容,降低高頻干擾,還可以增加1~4.7μf的陶瓷電容;主電源建議增加tvs管做過壓保護,防止電源浪湧對模組的破壞。

模組的主電源禁止用二極體做壓降處理,因為二極體隨著電流的變化而劇烈變化

前面講到,因為突發傳輸時pa的功耗較大,且功率隨訊號強度波動很大,如果用二極體降壓,會造成模組電壓的極大波動,這種波動即使不低於模組的最低工作電壓,仍然會導致模組重啟,造成這種的原因雖然不清楚,但實驗證明是屢有發生的。因此 正常的生產環境,模組必須配備足功率的dc-dc或ldo電路才能保證模組正常工作。

電源 pcb layout

布局:電源走線盡量遠離射頻和sim卡

線寬:為保證2a電流通過,建議線寬採用2mm,載流受線寬,銅厚,容許公升溫等影響

電源走線較長時,建議在電源走線中間加0.1μf的濾波電容;1~4.7μf也可以

主電源的地要完整,接地要牢靠,盡量多打地孔。濾波電容的位置,原則上要靠近模組電源引腳。電源相鄰層盡量不走線。

以上是我們在模組開發專案中硬體電源設計過程中的一些經驗累積,希望您在專案開發過程中少走彎路,順利完成開發任務。最後介紹我們奇蹟物聯,提供2g,4g,nb模組,並且還為客戶提供模組相關的硬體設計資料和評審服務,幫助客戶快速完成專案開發,迅速搶占物聯網市場。

電源設計問題分析

1.如何用三位半萬用表測量微安級電流?答 在乙個完整的電源系統輸入端串聯乙個10kr電阻,通電之前在電阻兩端併聯乙個二極體,上電待整個電源系統穩定後去掉二極體,測量電阻兩端電壓。2.如何測量電源輸出電壓調整率?答 空載 負載 高低溫條件下測量輸出電壓並對比。3.如何測量準確電源紋波?示波器接地環的大...

硬體電源模組設計與思考

最近一直搞嵌入式方面的學習,發現自己在初學嵌入式方面有著很多很多的疑問,我想大多數沒有多少經驗的朋友們剛剛踏入嵌入式領域也會有著與我相同的疑問,因此,我想在此寫一系列文章,分享自己在嵌入式學習方面遇到的疑問以及心得,希望高手們指出文章中的錯誤,也歡迎與我一樣的初學者提出你的疑問我們一起來學習和討論,...

硬體電源模組設計與思考

最近一直搞嵌入式方面的學習,發現自己在初學嵌入式方面有著很多很多的疑問,我想大多數沒有多少經驗的朋友們剛剛踏入嵌入式領域也會有著與我相同的疑問,因此,我想在此寫一系列文章,分享自己在嵌入式學習方面遇到的疑問以及心得,希望高手們指出文章中的錯誤,也歡迎與我一樣的初學者提出你的疑問我們一起來學習和討論,...