CORTEX M系列晶元介紹

2021-10-04 03:36:53 字數 1248 閱讀 7856

cortex-m系列晶元介紹

以cortex-m4為準

cortex-m4的特點

①採用了先進的cortex-m4核心

simd計算(單指令多資料流)   a = b + c + d;

執行效率: 1.25dmips  125萬條指令每秒

1~240個物理中斷源

8~256個中斷優先順序

②增強了單精度浮點型運算(更快更精確)-fpu

串列埠傳送資料

+ - 3倍

* / 5倍

<< >> | 7倍

指數的運算 21倍

③dsp指令(彙編指令)

④超低功耗的設計(arm做的最好)

⑤具有照相機介面,和加密的特性 支援aes和det/tdes的加密演算法

aes:無線網路加密,路由器加密,智慧卡加密

det/tdes: 文字、防止個人資訊非法訪問的加密

stm32f407zgt6命名規則

st: 公司名字 意法半導體

m: m系列晶元

32: 32位晶元

f: 通用系列晶元  低功耗  高效能

407: 晶元型號

z:  管腳數量 144 個管腳

g:rom大小,flash的大小  1m

t:  封裝型別  四面表貼型

6:  溫度係數 (-45°~80°)

stm32f407zg晶元介紹

主頻: 168mhz(最穩定,壽命最長)  200mhz(極限)

rom:1m (工程**,是儲存在這裡的)

ram:192k  全域性變數  區域性變數  函式入口 128k

14個定時器

2個高階定時器:死區剎車功能(電機)

10個通用定時器:輸入捕獲(檢測乙個pwm波) 輸出比較(輸出乙個pwm波)

2個基本定時器:基本定時的功能

3個spi通訊介面

3個iic通訊介面

4個usart通訊介面(同步非同步串列埠)

2個uart通訊介面(非同步串列埠)

2個usb介面

2個iis通訊介面(音訊)

2個can匯流排介面

1個sdio通訊介面

112個gpio口

m系列:iic通訊原理  spi通訊原理 usart通訊原理,裸機程式設計能力。

a系列:iic子裝置  spi子裝置  usart子裝置

CSR8系列ROM版本晶元介紹

csr新一代架構,高度整合的系統單晶元裝置,以更精巧的尺寸和更少的bom成本實現更優越的高傳真音質,最新的藍芽無線連線技術,和功能強大的高效能管理系統。csr8600平台將協助消費性電子製造商更快 更容易 以更具成本效益的方式推出產品區隔性高的家庭娛樂和可穿戴 wearable 音訊產品,讓消費者享...

晶元封裝介紹

1.dip封裝 dip封裝 dual in line package 也叫雙列直插式封裝技術,指採用雙列直插形式封裝的積體電路晶元,絕大多數中小規模積體電路均採用這種封裝形式,其引腳數一般不超過100。dip封裝的cpu晶元有兩排引腳,需要插入到具有dip結構的晶元插座上。當然,也可以直接插在有相同...

FPGA晶元介紹

1 引言 給fpga乙個支點,它可以撬動整個數字邏輯。給我一根槓桿我就能撬動地球 是古希臘數學家 物理學家阿基公尺德說的,這句話是阿基公尺德的經典語錄,這句話還被翻譯為 給我乙個支點,我就能撬起整個地球 用了誇張的方式來說明槓桿原理。2 章節目錄 第一,前言 第二,章節目錄 第三,fpga晶元介紹 ...