數字電子技術實驗作業 5

2021-10-06 10:17:52 字數 1880 閱讀 8543

1.(單選題)基本rs觸發器(與非門組成)的狀態是哪乙個埠的狀態?

a.b.

c.d.

您的答案: c

2.(單選題)d觸發器(74ls 74)狀態方程的成立條件?

a. cp埠高電平。

b. cp埠低電平。

c. cp埠上公升沿到來。

d. cp埠下公升沿到來。

您的答案: c

3.(單選題)基本rs觸發器(與非門組成)**時, q、q與與非門輸入埠的關係?

a.b.

c. 沒有關係。

d.您的答案: d

5.(單選題)本實驗需要預習附錄四中哪幾個型號整合ic?

a. 74ls00,74ls08,74ls86。

b. 74ls00,74ls76, 74ls20。

c. 74ls00,74ls76, 74ls74

d. 74ls00,74ls08,74ls86。

您的答案: c

6.(單選題)基本rs觸發器(與非門組成)**時,當 r、s 埠從0、0到1、1後,r、s 埠接的led出現閃爍,說明什麼問題?

a. 說明觸發器r、s 埠從0、0到1、1後處於置0狀態。

b. 說明觸發器r、s 埠從0、0到1、1後為不定狀態。

c. 說明觸發器r、s 埠從0、0到1、1後處於置1狀態。

d. 說明 觸發器r、s 埠0、0時,是不定狀態。

您的答案: d

7.(單選題)d觸發器(74ls 74)狀態方程的成立條件?

a. cp埠上公升沿到來。

b. cp埠下公升沿到來。

c. cp埠高電平。

d. cp埠低電平。

您的答案: xx

8.(單選題)jk觸發器(74ls 76)狀態方程的成立條件?

a. cp埠高電平。

b. cp埠低電平。

c. cp埠上公升沿到來。

d. cp埠下公升沿到來。

您的答案: xx

9.(單選題)jk觸發器轉d觸發器的方法是什麼?

a. 在jk觸發器外圍加與非門。

b. 從狀態方程入手,變好轉態方程,在根據轉態方程在外圍加ssi邏輯門。

c. 在jk觸發器外圍加與門。

d. 在jk觸發器外圍加或非門。

您的答案: b

10.(多選題)基本rs觸發器(與非門組成)**時,實驗指導書表5.1中 、q用什麼儀表的什麼功能檔測量?

a.示波器耦合開關在ac檔。

b.示波器耦合開關在dc檔。

c. 萬用表電壓交流檔。

d.萬用表電壓直流檔。

您的答案: d b

11.(多選題)用diamond整合開發環境實現jk觸發器時,用邏輯開關輸入cp時,引腳分配以下可選以下小腳丫引腳的是:

a.k3。

b. l14。

c.m9。

d.c8。

您的答案: xx

12.(多選題)用diamond整合開發環境實現jk觸發器時,下列(引腳分配彩圖)那些fpga引腳可以做jk觸發器的j或k端?

a.m9。

b.n5。

c. l14。

d.m4。

您的答案:***

13.(單選題)使用diamond整合開發環境實現jk觸發器時,cp用脈衝訊號,例化時,需要將1hz脈衝程式加入jk觸發器工程的方法有幾種?

a. 4種。

b. 1種。

c. 3種。

d. 2種。

您的答案: d

14.(單選題)使用diamond整合開發環境時實現jk觸發器時,程式裡代表下降沿觸發的單詞前三個字母是?

a. dge。

b. pos。

c. neg。

d. edg。

您的答案: xx

數字電子技術實驗作業 4

1.單選題 組合邏輯電路中產生競爭冒險的原因是?a.電路沒有最簡化 b.時延 c.電路有多個輸出。d.邏輯門的型別不同。您的答案 b 2.單選題 下列表示式不存在競爭冒險的有?a.b.c.d.您的答案 a 3.單選題 以下不能消除競爭冒險的方法是 a.修改邏輯設計。b.濾波電容。c.選用不同型別邏輯...

數字電子技術實驗作業 9

1.單選題 本實驗 與實際操作時時鐘訊號源必須滿足什麼條件?a.和實際操作時鐘訊號源頻率可以在1 50hz之間調整。b.和實際操作時鐘訊號源頻率必須是50hz。c.和實際操作時,時鐘訊號源頻率必須大於1khz。d.和實際操作時鐘訊號源頻率必須是1hz。您的答案 xx 2.單選題 完成本實驗設計的難點...

模擬電子技術實驗作業(4)

1.單選題 加了負反饋的放大電路,那個特性是降低電路效能的?a.減小非線性失真。b.展寬帶帶。c.減小放大倍數。d.提高輸入阻抗,降低輸出阻抗。您的答案 c 評語10.00 2.多選題 2 多級放大電路,前級 后級是怎麼區分的?a.訊號先進入級為前級。b.訊號最後離開級是后級。c.訊號先進入級為后級...