《計算機組成原理》複習總結1 3章

2021-10-08 23:39:20 字數 2011 閱讀 5462

ⅰ.計算機的基本組成

1.馮.諾依曼計算機的特點

2.計算機硬體組成

①現代的計算機已轉化為以儲存器為中心

②計算機的三大部分:cpu(運算器和控制器),i/o裝置,主儲存器

③cpu+主儲存器=主機

3.五大部件及其作用

ⅱ.計算機硬體的主要技術指標

1.機器字長:cpu一次能處理資料的位數,通常與cpu的暫存器位數有關

2.儲存容量:主存容量和輔存容量

3.運算速度

ⅰ.匯流排的分類

按照連線部件的不同分為以下三種:

片內匯流排:指晶元內部的匯流排,如在cpu晶元內部,暫存器與暫存器之間,暫存器與算邏單元alu之間都由片內匯流排連線

系統匯流排:系統匯流排是指cpu、主存i/0裝置(通過i/o介面)各大部件之間的資訊傳輸線。由於這些部件通常都安放在主機板或各個外掛程式板(插卡)上,故又稱板級匯流排(在一塊電路板上各晶元間的連線)或板間匯流排。

按系統匯流排傳輸資訊的不同,又可分為三類:資料匯流排、位址匯流排和控制匯流排。

①.資料匯流排(db):資料匯流排用來傳輸各功能部件之間的資料資訊,它是雙向傳輸匯流排,其位數與機器字長、儲存字長有關,-般為8位、16位或32位。

②.位址匯流排(ab):位址匯流排主要用來指出資料匯流排上的源資料或目的資料在主存單元的位址或i/o裝置的位址。

③.控制匯流排:用來發出各種控制訊號的傳輸線

通訊匯流排:用於計算機系統之間或計算機系統與其他系統之間的通訊。

按傳輸方式可分為兩種:序列通訊和並行通訊。

①序列通訊:指資料在單條1位寬的傳輸線上,一位一位地按順序分時傳送。適宜遠距離傳送

②並行通訊:指資料在多條並行1位寬的傳輸線上,同時由源傳送到目的地,適宜近距離的資料傳輸,通常小於30m

ⅱ.匯流排特性及效能指標

1.匯流排特性

ⅲ.匯流排效能指標

①匯流排寬度:通常是指資料匯流排的根數,用bit(位)表示,如8位、16位、32位、64位(即8根、16根、32根、64根)。

②匯流排頻寬:匯流排頻寬可理解為匯流排的資料傳輸速率,即單位時間內匯流排上傳輸資料的位數,通常用每秒傳輸資訊的位元組數來衡量,單位可用mbps(兆位元組每秒)表示。例如,匯流排工作頻率為33 mhz,匯流排寬度為32位(4 b) ,則匯流排頻寬為33x(32 +8) = 132 mbps。

③時鐘同步/非同步:匯流排上的資料與時鐘同步工作的匯流排稱為同步匯流排,與時鐘不同步工作的匯流排稱為非同步匯流排。

④匯流排復用:一條訊號線上分時傳送兩種訊號。例如,通常位址匯流排與資料匯流排在物理上是分開的兩種匯流排,位址匯流排傳輸位址碼,資料匯流排傳輸資料資訊。為了提高匯流排的利用率,優化設計,特將位址匯流排和資料匯流排共用一組物理線路,在這組物理線路上分時傳輸位址訊號和資料訊號,即為匯流排的多路復用。

⑤訊號線數:位址匯流排、資料匯流排和控制匯流排三種匯流排數的總和。

⑥匯流排控制方式:包括突發工作、自動配置、仲裁方式、邏輯方式、計數方式等。

⑦其他指標:如負載能力、電源電壓(是採用5 v還是3.3 v)、匯流排寬度能否擴充套件等。

ⅳ.匯流排標準

1. isa匯流排2.eisa匯流排

3.vesa匯流排

4.pci匯流排

5.agp匯流排

6.rs-232c匯流排

7.usb匯流排

ⅴ.匯流排控制

1.匯流排判優控制:分為集中式和分布式,前者將控制邏輯集中在一處(如在cpu中),後者將控制邏輯分散在與匯流排連線的各個部位或裝置上。

常見的集中控制優先權仲裁方式:

2.匯流排通訊控制:用於解決通訊雙方協調配合問題

通常將完成一次匯流排操作的時間稱為匯流排週期,可分為四個階段:

匯流排通訊控制主要解決通訊雙方如何獲知傳輸開始和傳輸結束,以及通訊雙方如何協調如何配合,通常由四種方式:同步通訊,非同步通訊,半同步通訊和分離式通訊

計算機組成原理複習

模型機資料通路 指令3.取指 m db ir 4.取數 reg間址 r b alu 移位暫存器 內匯流排 mar 位址x pc pc a alu 移位暫存器 內匯流排 mar ab m m db mdr b alu 移位暫存器 內匯流排 c c b 同時r a 一起打入alu 移位暫存器 內匯流排 ...

計算機組成原理複習

1.計算機由運算器,儲存器,控制器,輸入裝置和輸出裝置五大部件組成。2.指令和資料以同等地位存放於儲存器內,並可按位址定址。3.指令和資料均用二進位制數表示。4.指令由操作碼和位址碼組成,操作碼用來表示操作的性質,位址碼用來表示運算元在儲存器中的位置。5.指令在儲存器內按順序存放。特定條件下,可根據...

計算機組成原理複習

mar memory address register 是儲存器位址暫存器,用來存放欲訪問的儲存單元的位址,其位數對應儲存單元的個數 如mar為10 位,則由210 1024個儲存單元,記為1k mdr memory data register 是儲存器資料暫存器,用來存放從儲存體的某個單元取出的 ...