pdcch加擾 LTE 加擾 pdf

2021-10-13 11:15:57 字數 1285 閱讀 2390

lte_加擾

4.2 加擾與解擾

通道編碼完成後,進行資料處理的一般過程如下:

figure 6.3-1: overview of physical channel processing.

4.2.1 加擾加擾 ((scrambling )的概念)的概念

加擾加擾 (( ))的概念的概念

在實際的數字通訊過程中,資訊流在經過編碼處理後,可能會出現連續的「0 」

或連續的 「

1」,這樣破壞了 「0 」碼和 「1」碼的平衡,這樣將影響位同步的建立

和保持。而加擾則是通過乙個偽隨機序列對輸入的傳送碼流進行擾亂處理,二進

制數字資訊做「隨機化」處理,變為偽隨機序列,避免這種情況出現。

偽隨機序列的概念偽隨機序列的概念

偽隨機序列的概念偽隨機序列的概念

偽隨機序列偽隨機序列::long term 規定了偽隨機序列是基於 31 位長度的 gold 碼

偽隨機序列偽隨機序列::

序列而產生的。

gold 碼序列:r.gold 於 1967 年提出了一種基於 m 序列優選對的碼序列,稱

為 gold 序列。它是m 序列的組合碼,由優選對的兩個m 序列逐位模 2 加得到,

當改變其中乙個m 序列的相位 (向後移位)時,可得到一新的gold 序列。gold

序列雖然是由 m 序列模 2 加得到的,但它已不是m 序列,不過它具有與m 序列

優選對類似的自相關和互相關特性,而且構造簡單,產生的序列數多,因而獲得

廣泛的應用。

4.2.2 加擾和解擾原理加擾和解擾原理::

加擾和解擾原理加擾和解擾原理::

加擾的原理是以線性反饋移位暫存器理論為基礎的。以5 級線性反饋移位寄

存器為例,在反饋邏輯輸出與第一級暫存器輸入之間引入乙個模2 和相加電路,

以輸入序列作為模2 和的另乙個輸入端,擾碼器電路如圖 1 所示。相應的解擾電

路如圖 2 所示。

輸入序列

an-1 an-2 an-3 an-4 an-5nn

輸出擾碼序列

圖 1 5 級移位暫存器構成的擾碼器

接收擾碼序列

an-1 an-2 an-3 an-4 an-5nn

輸出序列

圖2 5 級移位暫存器構成的解擾器

若輸入序列是信源序列,擾碼電路輸出序列為,b 可表示為:

n n n

bn =cn ⊕ an-3 ⊕ an-5 (1)

經過通道傳輸,接收序列為,解擾電路輸出序列為,可表示

為:cn = bn ⊕ an-3 ⊕ an-5

pdcch加擾 LTE中的PDCCH

pdcch 中承載的是 dcidownlink control information 包含乙個或多個ue上 的資源分配和其他的控制資訊。在 lte中上下行的資源排程資訊 mcs,resource allocation 等等的資訊 都是由 pdcch 來承載的。一般來說,在乙個子幀內,可以 有多個p...

加解擾技術

加解擾技術 加解擾技術用於對數字節目進行加密和解密。其基本原理是採用加擾控制字加密傳輸的方法,使用者端利用ic卡解密。在mpeg傳輸流中,與控制字傳輸相關的有2個資料流 授權控制資訊 ecms 和授權管理資訊 emms 由業務金鑰 sk 加密處理後的控制字在ecms中傳送,其中包括節目 時間 內容分...

LTE上行加擾的目的是什麼?

lte中加擾的目的主要在於將干擾訊號隨機化,在傳送端用小區專用擾碼序列進行加擾,接收端再進行解擾,只有本小區內的ue才能根據本小區的id形成的小區專用擾碼序列對接收到得本小區內的資訊進行解擾,這樣可以在一定程度上減小臨小區間的干擾。這種將干擾進行隨機化的方法雖然不能降低干擾的能量,但是能使干擾的特性...