FPGA Vtech 匯流排效能,FPGA除錯

2021-10-25 01:53:05 字數 1869 閱讀 3881

今天我可以向你介紹verification technology,簡稱vtech。如果你搜尋它,可能會找到一家銷售嬰兒監視器和兒童玩具的公司。這不是那個公司。因此,請確保您具有正確的**,是以或開頭的

大多數的eda公司都是通過以下三種方式之一建立起來的。目前最常見的第一種方式是被三大公司之一收購現有的eda公司,創始人隨後離開並以新想法創立了一家新公司。第二種今天已經不那麼普遍,是要使一部分的大學研究變成商品。第三是諮詢公司或系統公司將他們開發的技術商業化,以幫助他們在市場上取得成功。vtech就是第三種情況。

vtech最初於2023年在日本成立,目前擁有約100名員工,主要工程師居住在日本,馬尼拉和現在的聖何塞。semiconductor engineering(以下簡稱se)與vtech首席執行官兼創始人hideto takeuchi進行了交談,下面是訪談記錄。

se:您打算解決什麼問題?

takeuchi:我在2023年擔任**器團隊的銷售和市場總監,我發現在soc開發中,驗證時間的增長速度比rtl編碼快。這是由於soc設計變得越來越大,具有適用於多種應用的許多功能和ip。市場需要使用高階驗證技術來縮短驗證時間。因此,我們於2023年成立了vtech,專注於驗證技術。我們最初找到了乙個市場,客戶需要其設計驗證方面的幫助。我還認為vtech應該開發自己的eda工具,我們看到了對匯流排效能分析和fpga除錯的需求。這些都對我們的客戶有用,現在我們將它們作為eda工具發布。

se:告訴我有關匯流排效能監視器的資訊。

se:這允許使用者看到哪些問題?

takeuchi:該軟體為匯流排互連系統的每一層提供了許多態別的效能圖表。所有這些都可以使某些型別的問題變得非常清楚,例如按埠顯示延遲,埠上的事務處理時序以及更典型的圖表,這些圖表可能會顯示匯流排何時處於空閒狀態,或者每個時間段內的最小,平均或最大週期。港口。還可以設定超出範圍的閾值,該閾值將立即引起對有問題的活動的注意。

se:fpga除錯工具如何?

takeuchi:vstar來自我們除錯fpga soc的經驗。在幾個專案中,我們需要研究從中斷開始如何執行匯流排訪問,並且我們花費了大量時間對其進行分析。挑戰在於該系統以毫秒為單位執行,因為它是由軟體控制的,而硬體則以數十到數百納秒的速度執行。由於存在這種差距,傳統的片上邏輯分析儀的可觀察時間範圍很窄,因此不適合此類除錯。這就是vstar開發背後的動機,後者可以進行系統級除錯。為了擴大可觀察的時間範圍,系統必須分配巨大的儲存空間並高速記錄資料,但是我們為vstar選擇了另一種方法。我們的技術可以實時觀察訊號轉換並自動提取訊號序列規則。我們已經意識到這是被驗證設計的嵌入式驗證ip。最重要的是,我們開發了一種系統級除錯工具,該工具可以監視系統幾天的運**況,並檢測設計故障(不知道何時發生),並自動獲取訊號狀態的詳細轉換。

過程 效能基線 效能模型與目標之間的關係

過程 過程是一組有序活動的集合。過程可以包含多個輸入與多個輸出。過程的輸出可以是乙個工作產品也可以是乙個結果。過程與過程之間的關係可以分為 互動影響關係 即兩個過程之間是互相的影響的,過程 a的輸出影響了過程 b的輸出,比如需求開發過程的質量影響了需求評審過程的缺陷個數的多少,影響了系統測試階段發現...

過程 效能基線 效能模型與目標之間的關係

過程 過程是一組有序活動的集合。過程可以包含多個輸入與多個輸出。過程的輸出可以是乙個工作產品也可以是乙個結果。過程與過程之間的關係可以分為 互動影響關係 即兩個過程之間是互相的影響的,過程a的輸出影響了過程b的輸出,比如需求開發過程的質量影響了需求評審過程的缺陷個數的多少,影響了系統測試階段發現的缺...

計算機基礎 匯流排規範與效能指標

匯流排是多個部件的共享通路,要想個部件均正確連線並傳輸資料,匯流排必須制定響應規範。1.物理規範 物理規範包括連線型別 連線數量,接外掛程式的形狀 尺寸以及引腳排列等方面的規範。2.功能規範 功能規範對每根訊號線的功能進行約定。如位址匯流排用於傳遞位址,資料匯流排用於傳遞資料,控制匯流排用於傳遞控制...