模電實用筆記 運放輸出端大電容負載的影響

2021-10-25 10:42:33 字數 546 閱讀 2464

以同相比例放大器為例

運放內部有輸出電阻ro,輸出端接大電容負載會與ro構成一階低通網路,給電路帶來附加相移,降低相位裕度。

從圖中可見,其內部已經有兩個rc網路,在高頻處會產生小於-180°的相移,此時系統是穩定的,但如果再引入乙個低通網路,會帶來額外的相移,系統極有可能不穩定。例如方波輸入時會產生電壓過衝,甚至自激振盪。

如上圖,在cl=0時,還是會出現輕微過衝,這是由於pcb佈線產生的雜散電容引起的。

pcb減小雜散電容對運放的影響:

1、運放的負輸入端、輸出端不要覆銅,或者敷銅後挖空。

2、運放的負輸入端、輸出端距離覆銅區域要足夠遠,,一般大於20mil

3、環路中的電阻盡量不使用電位器。

(以上內容來自西交大analog circuit ⅲ)

模電之運放篇

整合運放小解 一 我們首先要去理解虛短 虛斷。這是構成運放的始終 虛斷 2 3兩點之間斷路,無電流 多少有點 虛短 2 3兩點電壓一樣,無壓差 多少有點 為什麼運放會存在虛斷 虛短?我們拿常用的ca3130來講 這是ca3130的內部電路 晶元內部電路可分3部分 1.左上部分是乙個高輸入阻抗電流源 ...

運放物品的模電壓

運放小解 一 我們首先要去理解虛短 虛斷。這是構成運放的始終 虛斷 2 3兩點之間斷路。無電流 多少有點 虛短 2 3兩點電壓一樣,無壓差 多少有點 為什麼運放會存在虛斷 虛短?我們拿經常使用的ca3130來講 這是ca3130的內部電路 晶元內部電路可分3部分 1.左上部分是乙個高輸入阻抗電流源 ...

linux unix實用筆記

usr bin env python 使用env讓系統去找直譯器這種方式比較好 ctrl a 切換到命令列開始 這個操作跟home實現的結果一樣的,但home在某些unix環境下無法使用,便可以使用這個 組合 在linux下的vim,這個也是有效的 另外,在windows的許多檔案編輯器裡,這個也是...