UWB硬體設計相關內容

2022-01-29 18:57:37 字數 1904 閱讀 4750

1.dw1000最小系統

2、器件選擇建議:

射頻前端

射頻前端需要將差分訊號轉換成單端射頻訊號,一般使用hhm1595a1(俗稱巴倫)。

頻率參考

晶振一般選擇38.4mhz的tcxo,但是要注意加上ldo(tps73601dbvr)

pll環路濾波器

dw1000內部有兩個鎖相環電路,可生成基帶處理時鐘和rf本**蕩訊號,每個pll都需要外部環路濾波!

3.3v電源

dw1000有8個電源引腳,其中6個提供3.3v標稱電壓,其中2個可選擇提供1.8v的較低電壓。

每個3.3v電源至少需要乙個去耦電容,vddpa每個引腳需要三個去耦電容。

1.8v電源

兩個電源引腳可以提供1.8v的較低電壓。這需要使用外部dcdc轉換器(lxdc2hl_18a)。dcdc轉換器還需要額外的大容量電容,以及1.8vdw1000電源引腳的去耦電容。

限流電阻

vref引腳一般接%1的電阻

3.pcb設計

4層板建議的射頻走線寬度如上所示。

射頻走線盡可能短

射頻走線的旁邊的地線最好能通過過孔打穿,接到底層或者中間層的地平面上

過孔與射頻訊號線的距離不能太近,否則會嚴重影響射頻訊號質量

射頻走線下方要注意不要有其他走線。

去耦電容必須靠近電源引腳放置,並且返回電流路徑盡可能短。

射頻走線周圍禁止鋪銅。

建議的器件布局示例

pcb周圍接地過孔

溫控晶體振盪器(tcx0)可用作dw1000的頻率參考。為了最大化參考訊號的頻譜純度,tcx0電源引腳和dw1000vddbatt|腳必須與雜訊隔離。因此,建議使用ld0穩壓器為tcx0和vddbatt電源引腳供電。

供電部分和去耦電容

dw1000有8個電源引腳,每個引腳都需要去耦電容,應盡可能靠近引腳放置。雖然片上ldo可以提供1.8v電壓,但標準3.3v電源電壓是必需的。外部dcdc轉換器可以提供1.8v電壓,以實現更高的功效。

在pcb布局中,3.3v電源可以使用過孔或者走線連線到dw1000,同時應該使用較窄的走線連線到去耦電容和引腳。47uf的大容量電容應靠近vddpa引腳放置,將小容量電容放在最近的位置。1.8vdcdc轉換器可為dw1000提供本地3.3v電源。

此外還需要外部電容來解耦dw1000的內部ldo穩壓器輸出。如下圖所示。vdddig和vdddreg是同一內部ldo穩壓器的輸出,它們應在pcb上連線在一起,以最大限度地減小去耦電容和內部電路之間的阻抗。

ORACLE相關內容

1 em,dbca,netca,netmgr出現亂碼方案 cd oracle home jre lib mv font.properties font.properties.bak mv font.properties.zh font.properties em,dbca,netca,netmgr詳...

JVM相關內容

本地 native code 每個因素對記憶體占用的影響又會隨著應用程式 執行環境和系統平台的不同而變化,那怎樣計算總的記憶體佔用量?是的,想得到乙個準確的數字不是那麼容易,因為 你很難控制本地 native 部分。你能控制的部分只有堆大小 xmx,類占用的記憶體 xx maxpermsize,還有...

指標相關內容

1.指標是變數,佔4位元組,存放的是位址 2.指標型別與零值比較 if n null 或者if n null 3.野指標 int p 空指標 int p null 避免野指標 以char型別為例 char p char mallloc sizeof char 10 要包含標頭檔案 include 使...