校招基礎 速度與面積

2022-05-05 19:30:08 字數 799 閱讀 9932

1、速度和面積互換原則

所謂速度,是指整個工程穩定執行所能達到的最高時鐘頻率,他不僅和fpga內部各個暫存器的建立時間、保持時間以及

fpga

與外部介面的各種時序要求有關,而且還和兩個緊鄰的暫存器間的邏輯延時、走線延時有關。

所謂面積,可通過乙個工程執行所消耗的觸發器、查詢表數量或者等效門數量來衡量。

速度和面積是一對矛盾的統一體。速度的提高往往需要以面積的擴增為代價,而節省面積也往往會造成速度的犧牲。

2、面積換速度(速度優化)

(1) 並行化

(2) 邏輯復刻;

(3) 模組復用;

(4) 桌球;

(5) 流水線;

(6) 配平暫存器;

3、速度換面積(面積優化)

(1) 序列化;

(2) 資源共享;

(3) 邏輯優化;

(4) 操作符平衡;

4、電子系統設計優化,主要考慮提高資源利用率減少功耗,以及提高執行速度,下列方法(a)不屬於面積優化

a、流水線設計

b、資源共享

c、序列化

d、邏輯優化

5、下面哪些操作是針對

fpga

面積優化?(

bc)

a、暫存器配平

b、序列化

c、資源共享

d、流水線

校招基礎 競爭與冒險

1 毛刺 訊號在器件內部通過連線和邏輯單元時有一定的延時。延時的大小與連線的長短和邏輯單元的數目有關,同時還受器件的製造工藝 工作電壓 溫度等條件的影響。訊號的高低電平轉換也需要一定的過渡時間。由於存在這兩方面因素,多路訊號的電平值發生變化時,在訊號變化的瞬間,組合邏輯的輸出有先後順序,並不是同時變...

校招基礎 IC工藝

1 最能描述積體電路工藝技術水平的技術指標是 b a 晶元直徑 b 特徵尺寸 c 晶元面積 d 封裝 2 相同工藝條件下,下列哪種邏輯的組合邏輯延遲最長 a a 2輸入異或門 b 2輸入與非門 c 2輸入或門 d 1輸入反相器 3 對於90nm製程晶元,合法的電壓,環境溫度範圍內,以下哪種情況內部訊...

「關鍵路徑」與」面積與速度互換「

關鍵路徑通常指在同步邏輯電路中,組合邏輯時延最大的路徑。關鍵路徑能過對設計效能起到決定性的影響。採用靜態時序分析 sta 能找出邏輯電路的關鍵路徑,通過檢視靜態時序分析報告可以確定關鍵路徑。對關鍵路徑進行時序優化可以提高設計效能,對同步邏輯最常用的優化方式包括pipeline 流水線 和retimi...