USB2 0板子佈線要求

2022-06-16 20:09:10 字數 3444 閱讀 3907

usb2.0協議定義由兩根差分訊號線(d 、d-)傳輸高速數碼訊號,最高的傳輸速率為480 mbps。差分訊號線上的差分電壓為400mv,理想的差分阻抗(zdiff)為90(1±o.1)ω。在設計pcb 板時,控制差分訊號線的差分阻抗對高速數碼訊號的完整性是非常重要的,因為差分阻抗影響差分訊號的眼圖、訊號頻寬、訊號抖動和訊號線上的干擾電壓。由於不同軟體測量存在一定偏差,所以一般我們都是要求控制在80ω至100ω間。

差分線由兩根平行繪製在pcb 板表層(頂層或底層)發生邊緣耦合效應的微帶線(microstrip)組成的,其阻抗由兩根微帶線的阻抗及其和決定,而微帶線的阻抗(zo)由微帶線線寬(w)、微帶線走線的銅皮厚度(t)、微帶線到最近參考平面的距離(h)以及pcb 板材料的介電常數(er)決定,其計算公式為:zo=ln[5.98h/(0.8wt)]。影響差分線阻抗的主要引數為微帶線阻抗和兩根微帶線的線間距(s)。當兩根微帶線的線間距增加時,差分線的耦合效應減弱,差分阻抗增大;線間距減少時,差分線的耦合效應增強,差分阻抗減小。差分線阻抗的計算公式為:zdiff=2zo(1-0.48exp(-0.96s/h))。微帶線和差分線的計算公式在o.1為了獲得比較理想的訊號質量和傳輸特性,高速usb2.0裝置要求pcb板的疊層數至少為4層,可以選擇的疊層方案為:頂層(訊號層)、地層、電源層和底層(訊號層)。不推薦在中間層走訊號線,以免分割地層和電源層的完整性。普通pcb 板的板厚為1.6 mm,訊號層上的差分線到最近參考平面的距離h大約為11mil走線的銅皮厚度t大約為o.65mil,填充材料一般為fr-4,介電常數er為4.2。在h、t 和er已確定的條件下,由差分線2d阻抗模型以及微帶線和差分線阻抗計算公式可以得到合適的線寬w和線間距s。當w=16mil,s=7mil時,zdiff=87ω。但通過上述公式來推導合適的走線尺寸的計算過程比較複雜,借助pcb 阻抗控制設計軟體polar 可以很方便的得到合適的結果,由polar可以得到當w=11mil,s=5mil時,zdiff=92.2ω。

在繪製usb2.o 裝置介面差分線時,應注意以下幾點要求:

1、usb2.o晶元放置在離地層最近的訊號層,並盡量靠近usb插座,縮短差分線走線距離。

2、差分線上不應加磁珠或者電容等濾波措施,否則會嚴重影響差分線的阻抗。

3、如果usb2.o介面晶元需串聯端電阻或者d線接上拉電阻時,務必將這些電阻可能的靠近晶元放置。

4、將usb2.o差分訊號線布在離地層最近的訊號層

5、在繪製pcb板上其他訊號線之前,應完成usb2.0差分線和其他差分線的佈線。

6、保持usb2.o差分線下端地層完整性,如果分割差分線下端的地層,會造成差分線阻抗的不連續性,並 會增加外部雜訊對差分線的影響。

7、在usb2.0差分線的佈線過程中,應避免在差分線上放置過孔(via),過孔會造成差分線阻抗失調。如  果必須要通過放置過孔才能完成差分線的佈線,那麼應盡量使用小尺寸的過孔,並保持usb2.0差分線在乙個訊號層上。

8、保證差分線的線間距在走線過程中的一致性,使用cadence繪圖時可以用shove保證,但在使用protel 繪圖時要特別注意。如果在走線過程中差分線的間距發生改變,會造成差分線阻抗的不連續性。

9、在繪製差分線的過程中,使用45°彎角或圓弧彎角來代替90°彎角,並盡量在差分線周圍的150mil 範圍內不要走其他的訊號線,特別是邊沿比較陡峭的數字訊號線更加要注意其走線不能影響usb差分線。

10、差分線要盡量等長,如果兩根線長度相差較大時,可以繪製蛇行線增加**長度。

2、usb2.0匯流排介面端電源線和地線設計

usb介面有5個端點,分別為:usb 電源(vbus)、d-、d+、訊號地(gnd)和保護地(shield)。除了d+、d-差分訊號設計,usb匯流排電源、訊號地和保護地的設計對usb系統的正常工作同樣重要。

usb電源線電壓為5v,提供的最大電流為500ma,應將電源線布置在靠近電源層的訊號層上,而不是布置在與usb差分線所在的相同層上,線寬應在30mil以上,以減少它對差分訊號線的干擾。現在很多廠家的usb從控制晶元工作電壓為3.3v,當其工作在匯流排供電模式時,需要3.3-5v的電源轉換晶元,電源轉換晶元的輸出端應盡量靠近usb晶元的電壓輸入端,並且電源轉換晶元的輸入和輸出端都應加大容量電容併聯小容量電容進行濾波當usb從控制晶元工作在自供電的模式時,usb電源線可以串聯乙個大電阻接到地

usb介面的訊號地應與pcb板上的訊號地接觸良好,保護地可以放置在pcb 板的任何一層上,它和訊號地分割開,兩個地之間可以用乙個大電阻併聯乙個耐壓值較高的電容,如圖2所示。保護地和訊號地之間的間距不應小於25mil,以減少兩個地之間的邊緣耦合作用。保護地不要大面積覆銅,一根100mli寬度的銅箔線就已能滿足保護地的功能需要了

在繪製usb電源線、訊號地和保護地時,應注意以下幾點:

1、usb插座的1、2、3、4 腳應在訊號地的包圍範圍內,而不是在保護地的包圍範圍內。

2、usb差分訊號線和其他訊號線在走線的時候不應與保護地層出現交疊。

3、電源層和訊號地層在覆銅的時候要注意不應與保護地層出現交疊。

4、電源層要比訊號地層內縮20d,d 為電源層與訊號地層之間的距離。

5、如果差分線所在層的訊號地需要大面積覆銅,注意訊號地與差分線之間要保證35mil以上的間距,以免覆銅後降低差分線的阻抗。

6、在其他訊號層可以放置一些具有訊號地屬性的過孔,增加訊號地的連線性,縮短訊號電流回流路徑。

7、在usb匯流排的電源線和pcb板的電源線上,可以加磁珠增加電源的抗干擾能力。

3、usb2.0其他訊號的拓撲結構設計

usb2.o提供高達480mbps的傳輸速率,因此晶元需要外接乙個較高頻率的晶振,例如cypress公司的cy7c68013需要外接1個24mhz的晶振。晶振應盡量靠近usb芯片的時鐘輸入腳,時鐘線不能跨越usb2.0的差分線,晶振下不要布置任何訊號線,並且在時鐘線周圍應覆有完整的訊號地,以降低時鐘線對其他訊號線的干擾,特別是對差分線的干擾。在繪製usb晶元與其他晶元相連的資料線時,應保證線間距不小於8mil。

按emc、emi原理和訊號完整性要求設計的usb2.0裝置pcb板,傳輸速率可以達到300mbps以上。高速數碼訊號傳輸pcb板設計是乙個比較複雜的領域,對設計人員的要求比較高,設計週期也比較長。

高速USB佈線要求

引用 ppfranklee 的 高速usb佈線要求 在未佈板之前,先將高速usb主控制器和一些相關的主要器件擺放好。盡可能縮短走線長度,優先考慮對高速時鐘訊號和高速usb差分線的佈線,盡可能的避免高速時鐘訊號與高速usb差分線和任何的接外掛程式靠近走線。有可能的話,讓usb高速訊號布在pcb的底層。...

USB2 0速度識別

我們知道usb2.0向下相容usb1.x,即高速2.0的hub能支援所有的速度型別的裝置,而 usb1.x的hub不能支援高速裝置 high speed device 因此,如果高速裝置掛到 usb1.x的hub 上,那該裝置只能工作在全速模式下。不管是hub還是裝置 device 對於速度的區分是...

USB2 0中文協議(簡版) USB2 0體系簡介

usb 是一種支援熱插拔的高速序列傳輸匯流排,它使用差分訊號來傳輸資料,最高速度可達 480mb s。usb 支援 匯流排供電 和 自供電 兩種供電模式。在匯流排供電模式下,裝置最多可以獲得500ma的電流。usb2.0 被設計成為向下相容的模式,當有全速 usb 1.1 或者低速 usb 1.0 ...