24 干擾分類及說明

2022-06-23 20:57:11 字數 408 閱讀 9970

系統間干擾(上下行一樣,上行居多):如異系統尤其是上行時,晚上不傳送資料,只有導頻訊號資料區沒有功率,接收下來頻譜特徵,對比其他制式的頻譜特徵。當發現和哪乙個運營商頻譜特徵相吻合的時候,可以確定是這個系統對我造成了干擾。周圍基站發的下行訊號功率更大,被基站上行接收帶來的干擾影響更多,往往上行居多。

下行同理,半夜不發資料時,接收一下頻譜圖樣做對比。rf優化錯開干擾方向。

保護帶,濾波器。

系統內干擾:(tdd,gps故障上下行時隙不對齊,gsp失鎖少於3顆,越區覆蓋:這麼長的距離後,接收到下行訊號;幀結構不統一,我在發你在收)

小區間干擾(最多見,同頻干擾):尤其是下行。無法**,只能盡量的優化

arm cpu的架構及分類說明

今天在編譯 mplayer for mx27ads 的時候,碰到了armv5te 與armv6 優化的問題。預設的交叉編譯器支援 armv5te 也支援armv6 就預設使用了 mplayer 中mpeg4 的armv6 解碼 結果在在 mx27ads mpeg4 對比x86 後總算找到了這個問題,...

Osworkflow部分類說明及名詞解釋

介面選擇 osworkflow提供幾種實現com.opensymphony.workflow.workflow介面的類。basicworkflow 不提供事務支援,你可以通過持久層來實現事務處理。workflow wf new basicworkflow username 這裡的username是用...

PCB及電路抗干擾措施

抗干擾設計的基本原則是 抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。抑制干擾源 盡可能減小干擾源的du dt di dt。這是抗干擾設計中最優 先考慮和最重要 的原則。減小du dt主要通過在干擾源兩端併聯電容來實現。減小di dt則是在干擾源迴路串聯電感或電阻以及增加續流二極體來實現。...