硬體設計節約成本經驗筆記

2022-07-24 14:51:24 字數 996 閱讀 1320

硬體設計節約成本經驗筆記

1、這些拉高拉低的電阻用多大的阻值關係不大,就選個整數5k吧

市場上不存在5k的阻值,最接近的是 4.99k(精度1%),其次是5.1k(精度5%),其成本分別比精度為20%的4.7k高4倍和2倍。20%精度的電阻阻值只有1、1.5、2.2、 3.3、4.7、6.8幾個類別(含10的整數倍);類似地,20%精度的電容也只有以上幾種值,如果選了其它的值就必須使用更高的精度,成本就翻了幾倍,卻不能帶來任何好處。

2、面板上的指示燈選什麼顏色呢?我覺得藍色比較特別,就選它吧

3、這點邏輯用74xx的閘電路搭也行,但太土,還是用cpld吧,顯得高檔多了

74xx的閘電路只幾毛錢,而cpld至少也得幾十塊,(galpal雖然只幾塊錢,但公司不推薦使用)。成本提高了n倍不說,還給生產、文件等工作增添數倍的工作。

4、我們的系統要求這麼高,包括mem、cpu、fpga等所有的晶元都要選最快的

在乙個高速系統中並不是每一部分都工作在高速狀態,而器件速度每提高乙個等級,**差不多要翻倍,另外還給訊號完整性問題帶來極大的負面影響。

5、這板子的pcb設計要求不高,就用細一點的線,自動布吧

自動佈線必然要占用更大的pcb面積,同時產生比手動佈線多好多倍的過孔,在批量很大的產品中,pcb廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數量,它們分別影響到pcb的成品率和鑽頭的消耗數量,節約了**商的成本,也就給降價找到了理由。

6、程式只要穩定就可以了,**長一點,效率低一點不是關鍵

cpu的速度和儲存器的空間都是用錢買來的,如果寫**時多花幾天時間提高一下程式效率,那麼從降低cpu主頻和減少儲存器容量所節約的成本絕對是划算的。cpld、fpga設計也類似。

^_^bruce lone

2015-9-10

硬體設計經驗

詳細理解設計需求,從需求中整理出電路功能模組和效能指標要求 2 根據功能和效能需求制定總體設計方案,對 cpu進行選型,cpu選型有以下幾點要求 a 價效比高 b c 可擴充套件性好 3 針對已經選定的 cpu晶元,選擇乙個與我們需求比較接近的成功參考設計,一般 cpu生產商或他們的合作方都會對每款...

幾個硬體設計經驗

幾個硬體設計經驗0 推薦 1.電阻電容的封裝形式如何選擇,有沒有什麼原則?比如 同樣是 104的電容有 0603 0805 的封裝,同樣是 10uf 電容有3216 0805,3528 等封裝形式,選擇哪種封裝形式比較合適呢 我看到的電路裡常用電阻電容封裝 電容 0.01uf 可能的封裝有 0603...

硬體設計筆記

en pin 電源ic基本都有 en pin,用於開關控制。如果電壓先灌進ic而 en 還沒起來,可能導致ic內部紊亂。所以要加上拉 下拉電阻,和乙個很靠近ic的濾波電容,起到延遲作用。喇叭ic的開關pin叫做 shutdown 另外還有乙個 mute 用於控制聲音的開關。mos的rson內阻 這是...