TTL電平和CMOS電平

2021-06-07 17:45:03 字數 1464 閱讀 1029

ttl電路的電平就叫ttl 電平,cmos電路的電平就叫cmos電平。

ttl電平

ttl電平訊號被利用的最多是因為通常資料表示採用二進位制規定,+5v等價於邏輯"1",0v等價於邏輯"0",這被稱做ttl(電晶體-電晶體邏輯電平)訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。ttl電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計算機處理器控制的裝置內部的資料傳輸對於電源的要求不高以及熱損耗也較低,另外ttl電平訊號直接與積體電路連線而不需要**昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的裝置內部的資料傳輸是在高速下進行的,而ttl介面的操作恰能滿足這個要求。ttl型通訊大多數情況下,是採用並行資料傳輸方式,而並行資料傳輸對於超過10英呎的距離就不適合了。這是由於可靠性和成本兩面的原因。因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響;另外對於並行資料傳輸,電纜以及聯結器的費用比起序列通訊方式來也要高一些。

ttl積體電路的全名是電晶體-電晶體邏輯積體電路(transistor-transistor logic),主要有54/74系列標準ttl、高速型ttl(h-ttl)、低功耗型ttl(l-ttl)、肖特基型ttl(s-ttl)、低功耗肖特基型ttl(ls-ttl)五個系列。標準ttl輸入高電平最小2v,輸出高電平最小2.4v,典型值3.4v,輸入低電平最大0.8v,輸出低電平最大0.4v,典型值0.2v。s-ttl輸入高電平最小2v,輸出高電平最小ⅰ類2.5v,ⅱ、ⅲ類2.7v,典型值3.4v,輸入低電平最大0.8v,輸出低電平最大0.5v。ls-ttl輸入高電平最小2v,輸出高電平最小ⅰ類2.5v,ⅱ、ⅲ類2.7v,典型值3.4v,輸入低電平最大ⅰ類0.7v,ⅱ、ⅲ類0.8v,輸出低電平最大ⅰ類0.4v,ⅱ、ⅲ類0.5v,典型值0.25v。ttl電路的電源vdd供電只允許在+5v±10%範圍內,扇出數為10個以下ttl閘電路。

cmos電平

cmos電平電壓範圍在3~15v,比如4000系列當5v供電時,輸出在4.6以上為高電平,輸出在0.05v以下為低電平。輸入在3.5v以上為高電平,輸入在1.5v以下為低電平。而對於ttl晶元,供電範圍在0~5v,常見都是5v,如74系列5v供電,輸出在2.7v以上為高電平,輸出在0.5v以下為低電平,輸入在2v以上為高電平,在0.8v以下為低電平。因此,cmos電路與ttl電路就有乙個電平轉換的問題,使兩者電平域值能匹配。

coms積體電路是互補對稱金屬氧化物半導體(compiementary symmetry metal oxide semicoductor)積體電路的英文縮寫,電路的許多基本邏輯單元都是用增強型pmos電晶體和增強型nmos管按照互補對稱形式連線的,靜態功耗很小。coms電路的供電電壓vdd範圍比較廣在+5--+15v均能正常工作,電壓波動允許±10,當輸出電壓高於vdd-0.5v時為邏輯1,輸出電壓低於vss+0.5v(vss為數字地)為邏輯0,扇出數為10--20個coms閘電路。

TTL電平和CMOS電平

兩者電平標準 ttl電平標準 vol 0.8v voh 2.4v。vil 1.2v vih 2.0v ttl器件輸出低電平要小於0.8v,高電平要大於2.4v。輸入,低於1.2v就認為是0,高於2.0就認為是1。cmos電平 vol 0.1 vcc voh 0.9 vcc。vil 0.3 vcc v...

TTL電平和CMOS電平的區別

什麼是ttl電平 ttl電平訊號被利用的最多是因為通常資料表示採用二進位制規定,5v等價於邏輯 1 0v等價於邏輯 0 這被稱做ttl 電晶體 電晶體邏輯電平 訊號系統,這是計算機處理器控制的裝置內部各部分之間通訊的標準技術。ttl電平訊號對於計算機處理器控制的裝置內部的資料傳輸是很理想的,首先計算...

TTL電平 CMOS電平和232電平的區別

ttl電平訊號被利用的最多是因為通常資料表示採用二進位制規定,5v等價於邏輯 1 0v等價於邏輯 0 ttl輸出高電平 2.4v,輸出低電平 0.4v。在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。最小輸入高電平和低電平 輸入高電平 2.0v,輸入低電平 0.8v,雜訊容限是0.4v。t...