資料峰值頻寬 有效頻寬 傳輸速率

2021-07-30 04:45:37 字數 887 閱讀 8584

並行匯流排頻寬(mb/s) = 並行匯流排時鐘頻率(mhz) * 並行匯流排位寬(bit/8 = b) * 每時鐘傳輸幾組資料(cycle)

1、對於pcie 而言匯流排頻率如 1.25ghz、2.5ghz,一般是在 100 mhz 的基準頻率上,通過pll(鎖相環(phaselockedloop))達到的

2、峰值頻寬 = 匯流排頻率x資料位寬x2 (gt/s)

3、有效頻寬 = 峰值頻寬*編碼方式 (8b/10b) 或 (128b/130b)

4、gt/s:在物理通道上每秒傳多少位元也就是gbps,1000 mbps = 1gbps(這裡的m,g並不是容量單位而是純數字意義,進製1000)

對於單向通道而言:

gen1x1:

峰值頻寬 = 1.25g x 1 x 2 = 2.5 gt/s = 2.5 gbps

有效頻寬 = 2.5 x (8/10) = 2 gbps = 2*1000mbps = 250mb/s

gen2x1:

峰值頻寬 = 2.5g x 1 x 2 = 5 gt/s = 5 gbps

有效頻寬 = 5 x (8/10) = 4 gbps = 4*1000mbps = 500mb/s

gen2x8:

峰值頻寬 = 2.5g x 8 x 2 = 40 (gt/s) = 40 gbps

有效頻寬 = 40 (gt/s) x (8/10) = 32 gbps = 32*1000mbps = 4000mb/s

gen3x1

峰值頻寬 = 4g x 1 x 2 = 8(gt/s) = 8 gbps

有效頻寬 = 8 gbps x (128/130) = 7.9 gbps = 7.9*1000mbps = 987.5 mb/s

ps:per second 每秒 = /s

PCIe資料峰值頻寬和有效頻寬計算

最近對於pcie的頻寬概念和計算有些模糊,網上查資料大部分都是乙個模子出來的,通過下面這個公式計算 並行匯流排頻寬 mb s 並行匯流排時鐘頻率 mhz 並行匯流排位寬 bit 8 b 每時鐘傳輸幾組資料 cycle 首先需要理清一些概念 1 對於pcie 而言匯流排頻率如 1.25ghz 2.5g...

64qam頻寬計算 64QAM有效傳輸速率計算

64qam調製是38mbps是什麼計算出來的?乙個計算例子,例如 a 0.16,使用64qam調製,則頻帶利用率n log264 6 每個調製符號的位元數 頻道物理頻寬為w 8mhz的dvb c系統,求其有效傳輸速率ss,計算如下 1 首先算其符號率d w 1 a 8 1 0.16 6.8966ms...

傳輸速率 頻寬 吞吐量概念區別

舉個例吧 一條路每秒最多能過100輛車 寬頻就相當於100輛 秒 而並不是每秒都會有100輛車過,假如第一秒有0輛,第二秒有10輛.但是最多不能超過100輛 所以有第1秒0輛 秒,第2秒10輛 秒,第3秒30輛 秒,這不能說頻寬多少吧,於是就用吞吐量表示具體時間通過的量有多少 也有可能等於頻寬的量 ...