linux zynq 中斷控制器

2021-08-15 04:59:33 字數 675 閱讀 1218

一、zynq中斷說明

uart@e0001000 ;

第二個引數是中斷號。傳遞的過程中會區分是否為spi中斷,如果是spi中斷則加16,非spi則加32 ,

所以在devicetree中的生成的中斷號是實際中斷號減去32 ;

二、實際使用過程

pl端配置中斷控制in9

這樣我們在配置裝置樹需

pl-int;

這裡中斷號為53,因為中斷號和實際的中斷號之間相差32,那麼實際的中斷號就是85。

三、驅動實現

static int int_probe(struct platform_device *pdev)

ret = request_irq(r_irq->start, input_handler, irq_type_edge_rising, "input_handle", null);

if (ret)

misc_register(&int_miscdev);   

return ret;

}

ARM通用中斷控制器

gic為中斷控制器,不要和arm core的中斷搞混了,這些中斷都是連線到arm core的irq或者fiq上的。和 可以先不用考慮,用於安全模式。gic可以用於單核多核系統,這時候要拋開微控制器的簡單中斷了,從圖上看有sgi software generated interrupt ppi pri...

DSP中斷PIE控制器

pie把96個中斷分成12組int1 int12,每組管理8個中斷int 1 nt 8,這8個中斷共用cpu中斷int1 int12,每組都可開啟或不開啟這組的中斷 pieackx。分析 如首先需要開啟第一組int1的第1個中斷int1.1對應外設中斷使能暫存器,當第一組int1的第1個中斷int1...

freertos 中斷控制器及其中斷管理(筆記)

1,中斷重要概念 3,16個系統異常 1 15的對應系統異常,大於等於16的則全是外部中斷。除了個別異常的優先順序被定死外,其他異常的優先順序都是可程式設計的。如圖4所示,外部中斷相關暫存器 define nvic nvic type nvic base typedef struct define ...