上拉下拉功能 GPIO的上拉下拉功能說明

2021-08-29 18:30:14 字數 670 閱讀 5287

2011-07-11 14:36 

394人閱讀

收藏舉報

the port pull-up register controls the pull-up resister enable/disable of each port group. when the corresponding bit is 0, the pull-up resister of the pin is enabled. when 1, the pull-up resister is disabled.

if the port pull-up register is enabled then the pull-up resisters work without pin』s functional setting(input, output,datan, eintn and etc)

上拉暫存器是控制對應埠上拉使能的。當對應位為0時,設定對應引腳上拉使能,為1時,禁止對應引腳上拉使能。如果上拉暫存器使能,無論引腳功能暫存器如何設定(輸入,輸出,資料,中斷等),對應引腳輸出高電平。

可見對應於s3c2410的gpb-bph口內部有上拉電阻暫存器,當相應的上拉電阻使能時,對應的i/o引腳懸空時,表現出高電平。反之,表現出低電平。

上拉是乙個電阻接到乙個電壓,其實就是增強io的驅動能力。

下拉是乙個電阻接到地,保證io口是低電平。

GPIO的上拉下拉功能說明

the port pull up register controls the pull up resister enable disable of each port group.when the corresponding bit is 0,the pull up resister of the ...

GPIO的上拉下拉功能說明

首先 上下拉 是給io乙個預設的狀態 比如控制en的話,那麼高有效的我們就下拉,低有效的話我們就上拉 而 很多io 由於cmos工藝問題會出現float的現象,所以不能懸空 需要pu pd。上拉和下拉是指gpio輸出高電位 上拉 還是低電位 下拉 上拉就是輸入高電平,然後接乙個上拉電阻 起保護作用 ...

上拉下拉電阻總結

一 定義 上拉就是將不確定的訊號通過乙個電阻嵌位在高電平!電阻同時起限流作用!下拉同理!上拉是對器件注入電流,下拉是輸出電流 弱強只是上拉電阻的阻值不同,沒有什麼嚴格區分 對於非集電極 或漏極 開路輸出型電路 如普通閘電路 提公升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸...