如何提高FPGA的執行速度

2021-09-29 03:35:46 字數 1671 閱讀 8984

對於設計者來說,當然希望我們設計的電路的工作頻率(在這裡如無特別說明,工作頻率指fpg**內的工作頻率)盡量高。我們也經常聽說用資源換速度,用流水的方式可以提高工作頻率,這確實是乙個很重要的方法,今天我想進一步去分析該如何提高電路的工作頻率。

我們先來分析下是什麼影響了電路的工作頻率。

我們電路的工作頻率主要與暫存器到暫存器之間的訊號傳播時延及clock skew有關。在fpga內部如果時鐘走長線的話,clock skew很小,基本上可以忽略, 在這裡為了簡單起見,我們只考慮訊號的傳播時延的因素。訊號的傳播時延包括暫存器的開關時延、走線時延、經過組合邏輯的時延(這樣劃分或許不是很準確,不過對分析問題來說應該是沒有可以的),要提高電路的工作頻率,我們就要在這三個時延中做文章,使其盡可能的小。

我們先來看開關時延,這個時延是由器件物理特性決定的,我們沒有辦法去改變,所以我們只能通過改變走線方式和減少組合邏輯的方法來提高工作頻率。

1.通過改變走線的方式減少時延。

我們通過給綜合器加適當的約束(不可貪心,一般以加5%裕量較為合適,比如電路工作在100mhz,則加約束加到105mhz就可以了,貪心效果反而不好,且極大增加綜合時間)可以將相關的邏輯在佈線時盡量布的靠近一點,從而減少走線的時延。(注:約束的實現不完全是通過改進布局佈線方式去提高工作頻率,還有其它的改進措施)

2.通過減少組合邏輯的減少時延。

我們知道,目前大部分fpga都基於4輸入lut的,如果乙個輸出對應的判斷條件大於四輸入的話就要由多個lut級聯才能完成,這樣就引入一級組合邏輯時延,我們要減少組合邏輯,無非就是要輸入條件盡可能的少,這樣就可以級聯的lut更少,從而減少了組合邏輯引起的時延。

我們平時聽說的流水就是一種通過切割大的組合邏輯(在其中插入一級或多級d觸發器,從而使暫存器與暫存器之間的組合邏輯減少)來提高工作頻率的方法。比如乙個32位的計數器,該計數器的進製鏈很長,必然會降低工作頻率,我們可以將其分割成4位和8位的計數,每當4位的計數器計到15後觸發一次8位的計數器,這樣就實現了計數器的切割,也提高了工作頻率。

在狀態機中,一般也要將大的計數器移到狀態機外,因為計數器這東西一般是經常是大於4輸入的,如果再和其它條件一起做為狀態的跳變判據的話,必然會增加lut的級聯,從而增大組合邏輯。以乙個6輸入的計數器為例,我們原希望當計數器計到111100後狀態跳變,現在我們將計數器放到狀態機外,當計數器計到111011後產生個enable訊號去觸發狀態跳變,這樣就將組合邏輯減少了。

上面說的都是可以通過流水的方式切割組合邏輯的情況,但是有些情況下我們是很難去切割組合邏輯的,在這些情況下我們又該怎麼做呢?

狀態機就是這麼乙個例子,我們不能通過往狀態解碼組合邏輯中加入流水。如果我們的設計中有乙個幾十個狀態的狀態機,它的狀態解碼邏輯將非常之巨大,毫無疑問,這極有可能是設計中的關鍵路徑。那我們該怎麼做呢?還是老思路,減少組合邏輯。我們可以對狀態的輸出進行分析,對它們進行重新分類,並根據這個重新定義成一組組小狀態機,通過對輸入進行選擇(case語句)並去觸發相應的小狀態機,從而實現了將大的狀態機切割成小的狀態機。在ata6的規範中(硬碟的標準),輸入的命令大概有20十種,每乙個命令又對應很多種狀態,如果用乙個大的狀態機(狀態套狀態)去做那是不可想象的,我們可以通過case語句去對命令進行解碼,並觸發相應的狀態機,這樣做下來這乙個模組的頻率就可以跑得比較高了。

總結:提高工作頻率的本質就是要減少暫存器到暫存器的時延,最有效的方法就是避免出現大的組合邏輯,也就是要盡量去滿足四輸入的條件,減少lut級聯的數量。我們可以通過加約束、流水、切割狀態的方法提高工作頻率。

如何提高selenum的執行速度

selenum的執行速度會受到多方面的影響,如網速,操作步驟的繁瑣性,頁面的載入速度以及指令碼中設定的等待時間,執行的執行緒數等,所以不能從單方面去追求速度。要確保穩定性,能穩定的實現回歸測試超市關鍵。我們可以從以下幾個方面提高執行效率 化繁為簡,減少操作步驟 如經過三四步才開啟的網頁,可以直接通過...

提高VM執行速度

在你使用vm5的時候是否遇到過這樣的情況。物理機效能很好,記憶體豐富,但vm執行起來速度很慢。這是因為在vmware5的版本中增加了乙個新的功能,系統會為你建立乙個.vmem的檔案,這個檔案的大小就是你定義的虛擬機器系系統記憶體大小。這個檔案用作記憶體的交換空間。vm5中只是用16兆物理記憶體,其他...

如何提高selenium指令碼的執行速度

selenium指令碼的執行速度受多方面因素的影響,如網速,操作步驟的繁瑣程度,頁面載入的速度,以及我們在指令碼中設定的等待時間,執行指令碼的執行緒數等。所以不能單方面追求執行速度的,要確保穩定性,能穩定地實現回歸測試才是最關鍵。1 我們可以從以下幾個方面來提高速度 一 減少操作步驟,如經過三四步才...