CMOS 與 TTL的區別

2021-09-30 06:13:41 字數 1893 閱讀 6111

1,ttl電平(什麼是ttl電平):

輸出高電平》2.4v,輸出低電平<0.4v。在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。最小輸入高電平和低電平:輸入高電平》=2.0v,輸入低電平<=0.8v,雜訊容限是0.4v。

2,cmos電平:

1邏輯電平電壓接近於電源電壓,0邏輯電平接近於0v。而且具有很寬的雜訊容限。

3,電平轉換電路:

因為ttl和coms的高低電平的值不一樣(ttl 5v<==>cmos 3.3v),所以互相連線時需要電平的轉換:就是用兩個電阻對電平分壓,沒有什麼高深的東西。哈哈

4,oc門,即集電極開路閘電路,od門,即漏極開路閘電路,必須外界上拉電阻和電源才能將開關電平作為高低電平用。否則它一般只作為開關大電壓和大電流負載,所以又叫做驅動閘電路。

5,ttl和coms電路比較:

1)ttl電路是電流控制器件,而coms電路是電壓控制器件。

2)ttl電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。coms電路的速度慢,傳輸延遲時間長(25-50ns),但功耗低。coms電路本身的功耗與輸入訊號的脈衝頻率有關,頻率越高,晶元集越熱,這是正常現象。

3)coms電路的鎖定效應:

coms電路由於輸入太大的電流,內部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應就是鎖定效應。當產生鎖定效應時,coms的內部電流能達到40ma以上,很容易燒毀晶元。

防禦措施: 1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過不超過規定電壓。

2)晶元的電源輸入端加去耦電路,防止vdd端出現瞬間的高壓。

3)在vdd和外電源之間加線流電阻,即使有大的電流也不讓它進去。

4)當系統由幾個電源分別供電時,開關要按下列順序:開啟時,先開啟coms電路得電源,再開啟輸入訊號和負載的電源;關閉時,先關閉輸入訊號和負載的電源,再關閉coms電路的電源。

6,coms電路的使用注意事項

1)coms電路時電壓控制器件,它的輸入總抗很大,對干擾訊號的捕捉能力很強。所以,不用的管腳不要懸空,要接上拉電阻或者下拉電阻,給它乙個恆定的電平。

2)輸入端接低內組的訊號源時,要在輸入端和訊號源之間要串聯限流電阻,使輸入的電流限制在1ma之內。

3)當接長訊號傳輸線時,在coms電路端接匹配電阻。

4)當輸入端接大電容時,應該在輸入端和電容間接保護電阻。電阻值為r=v0/1ma.v0是外界電容上的電壓。

5)coms的輸入電流超過1ma,就有可能燒壞coms。

7,ttl閘電路中輸入端負載特性(輸入端帶電阻特殊情況的處理):

1)懸空時相當於輸入端接高電平。因為這時可以看作是輸入端接乙個無窮大的電阻。

2)在閘電路輸入端串聯10k電阻後再輸入低電平,輸入端出呈現的是高電平而不是低電平。因為由ttl閘電路的輸入端負載特性可知,只有在輸入端接的串聯電阻小於910歐時,它輸入來的低電平訊號才能被閘電路識別出來,串聯電阻再大的話輸入端就一直呈現高電平。這個一定要注意。coms閘電路就不用考慮這些了。

8,ttl電路有集電極開路oc門,mos管也有和集電極對應的漏極開路的od門,它的輸出就叫做開漏輸出。oc門在截止時有漏電流輸出,那就是漏電流,為什麼有漏電流呢?那是因為當三機管截止的時候,它的基極電流約等於0,但是並不是真正的為0,經過三極體的集電極的電流也就不是真正的 0,而是約0。而這個就是漏電流。開漏輸出:oc門的輸出就是開漏輸出;od門的輸出也是開漏輸出。它可以吸收很大的電流,但是不能向外輸出的電流。所以,為了能輸入和輸出電流,它使用的時候要跟電源和上拉電阻一齊用。od門一般作為輸出緩衝/驅動器、電平轉換器以及滿足吸收大負載電流的需要。

9,什麼叫做圖騰柱,它與開漏電路有什麼區別?

ttl積體電路中,輸出有接上拉三極體的輸出叫做圖騰柱輸出,沒有的叫做oc門。因為ttl就是乙個**關,圖騰柱也就是兩個**管推挽相連。所以推挽就是圖騰。一般圖騰式輸出,高電平400ua,低電平8ma

TTL與CMOS電平的區別

一 ttl高電平3.6 5v,低電平0v 2.4v cmos電平vcc可達到12v cmos電路輸出高電平約為0.9vcc,而輸出低電平約為0.1vcc。cmos電路不使用的輸入端不能懸空,會造成邏輯混亂。eda中國門戶 e q c9f q ttl電路不使用的輸入端懸空為高電平,另外,cmos積體電...

TTL和CMOS的區別

ttl 雙極型器件,一般電源電壓5v,速度快 幾ns 功耗大 ma級 負載大,不用端多數不用處理。cmos 單級型器件,一般電源電壓15v,速度慢 幾百ns 功耗低,省電 ua級 負載能力小,不用端必須要處理。cmos和ttl的主要區別在於輸入轉換電平。cmos 轉換電平時電壓的1 2,因為cmos...

TTL電平與CMOS電平的區別

1 ttl電平 輸出高電平 2.4v,輸出低電平 0.4v。在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。最小輸入高電平和低電平 輸入高電平 2.0v,輸入低電平 0.8v,雜訊容限是0.4v。2 cmos電平 1邏輯電平電壓接近於電源電壓,0邏輯電平接近於0v。而且具有很寬的雜訊容限。...