LDO與Transceiver通訊晶元的組合邏輯

2021-10-03 20:47:54 字數 1374 閱讀 1979

這裡做一次總結,對最近的除錯做一下記錄,之前總是對這一塊的電路組合關係模糊不清,也是查了一些資料,並且將遇到的問題列一下。

ldo:電源穩壓晶元,具有給mcu供電,給mcu提供乙個外部看門狗的功能。

transceiver:這次開發專案中用到了乙個lin的收發晶元,具有lin的通訊,和三種執行模式的切換功能。

ldo電路

lin transceiver電路

上電或喚醒後模式切換描述:

1 - 系統上電或wakeup,lin transceiver首先 —> 進入standby模式

inh -------------- high

en -------------- 預設為low,並且硬體新增了下拉電阻(這個電阻很有用,隨後再講再此遇到的坑)

rxd/txd -------------- high

2 - 當en出現乙個上公升沿時 —> 進入normal模式

inh -------------- high

en -------------- high

3 - 當en出現乙個下降沿時 —> 進入sleep模式

inh -------------- float

en -------------- low

問題

1. 電路設計中ldo的inh腳會和transceiver的inh腳連線,inh在此起到什麼作用?

@ ldo中的inh腳拉低會直接切斷vcc的輸出,從而切斷pcb上vcc的供電,從而降低功耗。

2. lin transceiver中的en腳的作用是什麼?

@ en腳起到切換lin transfer模式的作用,從而控制ihn與vcc的輸出。

3. 除錯過程中遇到過燒錄程序式後無法正常執行,debug時程式始終停留在standup檔案中,並且使用示波器測量inh有乙個40ms週期的高低電平變換。

經過反覆分析後得出原因:

@由於樣件沒有對transceiveren腳的下拉電阻焊接,導致mcu上電後與en產生了上公升沿,導致transfer的模式從standby —> normal模式。然後程式初始化時對en又進行了拉低,導致inh被拉低,vcc輸出電源被切換,反覆迴圈引起inh40ms週期電平轉換。

最後:對en腳處增加下拉電阻,程式恢復正常執行。

ldo和dcdc功耗 LDO與DC DC選型

a 輸出電壓有 1.21.3 1.41.5 1.71.8 2.12.3 2.52.7 282.9 3.03.1 3.23.3 3.44.0 4.24.3 4.55.0 5.86.0v 可供使用者選擇,輸出電流 30ma 50ma 6206 2506 系列穩壓 ic輸出雜訊為 vrms 而像71xx ...

ldo和dcdc功耗 LDO與DC DC對比分析

一般電源管理晶元就是ldo lowdropoutregulator 和dc dc,晶元公升壓要選dc dc,降壓可根據需求選dc dc或者ldo。ldo 優點是雜訊低 靜態電流小 體積小 外圍電路簡單 成本低 缺點是輸入輸出電壓差較大會導致轉換效率低,原因是ldo利用電阻分壓來降壓,降下來的電壓轉換...

LDO與 DC DC的區別

應當可以這樣理解 dc dc的意思是直流變 到 直流 不同直流電源值的轉換 只要符合這個定義都可以叫dc dc轉換器,包括ldo。但是一般的說法是把直流變 到 直流由開關方式實現的器件叫dc dc。1 什麼是ldo ldo是低壓降的意思,這有一段說明 低壓降 ldo 線性穩壓器的成本低,噪音低,靜態...