引數變化 PDP驅動波形引數分析

2021-10-14 18:17:10 字數 1420 閱讀 4389

驅動電路主要是作用是產生驅動波形,通過波形去驅動屏點亮並正常顯示。影響屏放電或者顯示的關鍵是波形,波形的背後是電路。所以電路的一致性就是驅動波形的一致性。本質就是減少電路引數變化對屏顯示的不利影響。波形主要引數如圖一所示:

2.1、影響屏放電效果主要因素如下:

a:vs引數值

vs是由電源提供,並且設計電位器實現微調。

b:預復位

預復位是由波形設計新增,通過y板ramp-dn電路模組實現。2.5代產品有預復位波形,但實際效果不明顯,該部分對模組誤放電影響可忽略。在3代50寸產品已取消預復位。

c: ramp-up拐點及斜率

ramp-up拐點及斜率是由主復位在上公升期由斜波變成平台時形成。它要受硬體電路驅動訊號強弱影響,基於前期2.5代生產過程中的資料顯示,該部分對模組誤放電的影響較大。拐點明顯/變圓以及斜率的陡緩對屏放電要產生不同影響。

d: 上平台時間( ramp-up的△t)

△t時間主要由ramp-up電路模組驅動訊號的電壓高低對其控制,在實際電路中設計有電位器對其微調,其對屏產生誤放電的影響小。

e: ramp-dn拐點

ramp-dn拐點是下斜波變到下平台( flat time )時形成。其受硬體電路元器件自身引數影響較大,不同功率器件內部引數細微變化都會導致拐點的不同。2.5代生產資料顯示, ramp-dn拐點對模組誤放電的影響較大。

f:下平台時間( flat time , △d)

△d時間主要由ramp-dn電路模組驅動訊號的電壓高低對其控制,在實際電路中設計有電位器對其微調。其受硬體電路元器件自身引數有一定的影響,不同功率器件內部引數細微變化都會導致主復位中第乙個下斜波△d與第二個下斜波△d的不同。 屏放電對flat time時間長短也很敏感。 2.5代生產資料顯示, flat time對模組的誤放電影響較大。

g: △v

△v值是由ramp-dn電路模組產生。是通過ramp-dn下平台電壓與vsc的電壓差實現的。下平台電壓對驅動波形電壓高低和功率器件內部引數的細微變化極為敏感。分壓電阻的引數變化,半導體器件的管壓降變化和mos管在放大區的內阻曲線變化都會對△v產生影響。 △v在壁電荷積累有重要作用,所以△v對屏放電影響很大。甚至引起模組降級。

h: floating time

其主要受波形程式控制。在波形上可以方便的調整floating time及其電壓跌落值。波形電平可以通過vxshelf調節。

i: vxshelf

vxshelf是由純電路硬體電阻分壓和源極跟隨器實現。在實際電路中設計電位器進行微調。 vxshelf在定址期產生左右,對放電影響較小。

2.2、各波形引數對屏放電影響及重要性排序

SFDR 引數分析

sfdr是訊號系統處理中常用的一項引數,對於評估系統的雜訊水平和adc dac的效能有一定參考意義。sfdr,英文全稱是 spurious free dynamic range,意為無雜散動態範圍。sfdr是指基波強度與最大雜波或諧波的強度之比,所以sfdr值越大則說明系統的雜訊水平越低,靈敏度越高...

SFDR 引數分析

sfdr是訊號系統處理中常用的一項引數,對於評估系統的雜訊水平和adc dac的效能有一定參考意義。sfdr,英文全稱是 spurious free dynamic range,意為無雜散動態範圍。sfdr是指基波強度與最大雜波或諧波的強度之比,所以sfdr值越大則說明系統的雜訊水平越低,靈敏度越高...

Owhat sign引數分析

需求 owath進行商品購買時,psot提交的引數,有個sign,分析生成的演算法。1 點選商品購買後,進行抓包。2 搜尋sign定位賦值函式,owapiparamsdict paramsdictwithservicename servicemethod requesttime timestamp ...