Zynq7020核心板燒寫方法

2022-09-06 19:18:11 字數 1726 閱讀 5776

宣告:與本文件環境保持一致,能夠保證燒寫成功,專家們和使用者提出寶貴的修改意見,避免該文件成為網路垃圾。

軟體環境:

vivado

2017.4

操作:

1. 先將拷貝的源程式的.sdk資料夾刪除

2.包含bit檔案,開啟sdk順序選擇以下按鈕file–>export–>export hardware,勾選include bit,順序選擇以下按鈕file–>launch sdk。

3.啟動sdk後,建立hello world工程和fsbl工程。

3.2建立fsbl工程。

4. 生產bin檔案bin檔案要燒寫到核心板的檔案,bin檔案由3個資料檔案整合而成,分別位fsbl.elf檔案、top.bit檔案、hello.elf檔案。

右擊左側的hello目錄,選中「creat boot image」選項,彈出的標籤頁如下,標籤頁操作如下圖所示。

hello目錄下,可以檢視到生成的bin檔案,如下圖所示。

5由於我們第一次都是採用jtag的方式,燒寫到核心板的,所以需要將我們的fsbl檔案,做如下修改,如下圖,找到main.c檔案。

對main.c的**做如下修改,新增 「 bootmoderegister = jtag_mode; 」語句,並「ctrl 」 + "

s" 儲存。

6. 程式燒寫依次單機如下按鈕 xilinx -> program flash ,彈出的介面做如下選擇,"

device

"項,不要選自動。

單擊「program」按鈕,等待完成燒寫。

zynq7020開發板 Z turn除錯計畫

參加公尺爾zynq7020開發板試用活動。收到公尺爾z turn板子後,焊接了乙個jtag轉接板,以方便除錯pl部分,對於後面的除錯部分,主要分三個部分走 1 除錯fpga部分,實現邏輯控制外圍簡單的裝置,比如點個燈什麼的,用verilog語言實現,後期需要實現外部ad板卡的資料採集,並分析相關邏輯...

ZYNQ 7020 網口測試 iperf3移植

在接觸到zynq7020開發板後,需要對網口的速率進行測試。上網查了下資料,發現iperf是個好工具,於是就想著用它來測試。然後就開始查資料 進行各種嘗試。我在嘗試的過程中遇到了各種各樣的問題,比如交叉編譯的時候出錯 移植後無法執行等。由於本人是個小白,對這種問題束手無策 只想能簡簡單單跟著步驟 輸...

zynq7020不使用xSDK的簡單開發

本文主要介紹如何在不使用sdk的情況下進行zynq7020的程式設計。本實驗為點亮一盞led燈,使用mio0引腳。廢話不多說,開始正題。本文使用正點原子啟明星zynq7020開發板進行開發。開發環境為ubuntu。要使用gpio點亮led燈,第一步當然是設定gpio的引腳。將mio0對映到gpio上...