RS 485介面電路的硬體設計

2021-04-18 08:13:12 字數 798 閱讀 2479

1)匯流排匹配。

匯流排匹配有兩種方法,一種是加匹配電阻,位於匯流排兩端的差分埠va與vb之間應跨接120ω匹配電阻,以減少由於不匹配而引起的反射、吸收雜訊,有效地抑制了雜訊干擾。但匹配電阻要消耗較大電流,不適用於功耗限制嚴格的系統。

另外一種比較省電的匹配方案是rc 匹配,利用乙隻電容c 隔斷直流成分,可以節省大部分功率,但電容c的取值是個難點,需要在功耗和匹配質量間進行折衷。除上述兩種外還有一種採用二極體的匹配方案,這種方案雖未實現真正的匹配,但它利用二極體的鉗位作用,迅速削弱反射訊號達到改善訊號質量的目的,節能效果顯著。    

2) ro及di端配置上拉電阻。

非同步通訊資料以位元組的方式傳送,在每乙個位元組傳送之前,先要通過乙個低電平起始位實現握手。為防止干擾訊號誤觸發ro(接收器輸出)產生負跳變,使接收端mcu進入接收狀態,建議ro外接10kω上拉電阻.    

3)保證系統上電時的rs-485晶元處於接收輸入狀態。

對於收發控制端tc建議採用mcu引腳通過反相器進行控制,不宜採用mcu引腳直接進行控制,以防止mcu上電時對匯流排的干擾。    

4)匯流排隔離。

rs-485匯流排為並接式二線制介面,一旦有乙隻晶元故障就可能將匯流排「拉死」,因此對其二線口va、vb與匯流排之間應加以隔離。通常在va、vb與匯流排之間各串接乙隻4~10ω的ptc電阻,同時與地之間各跨接5v的tvs二極體,以消除線路浪湧干擾。如沒有ptc電阻和tvs二極體,可用普通電阻和穩壓管代替。  

5)合理選用晶元。

例如,對外置裝置為防止強電磁(雷電)衝擊,建議選用ti的75lbc184等防雷擊晶元,對節點數要求較多的可選用sipex的sp485r。

RS485介面標準 硬體電路

1.rs 485的電氣特性 採用差分訊號負邏輯,邏輯 1 以兩線間的電壓差為 2 6 v表示 邏輯 0 以兩線間的電壓差為 2 6 v表示。介面訊號電平比rs 232 c降低了,就不易損壞介面電路的晶元,且該電平與ttl電平相容,可方便與ttl電路連線 2.rs 485的資料最高傳輸速率為10mbp...

RS485介面定義

1.英式標識為 tda tdb rda rdb gnd 2.美式標識為 y z a b gnd 3.中式標識為 txd a txd b rxd rxd gnd rs485兩線一般定義為 a,b 或 date date 即常說的 485 485 rs485四線一般定義為 y,z,a,b,具體還要根據廠...

RS485介面定義

1.英式標識為 tda tdb rda rdb gnd 2.美式標識為 y z a b gnd 3.中式標識為 txd a txd b rxd rxd gnd rs485兩線一般定義為 a,b 或 date date 即常說的 485 485 rs485四線一般定義為 y,z,a,b,具體還要根據廠...