拉電流與灌電流(雙向通訊思考)

2021-06-27 15:34:48 字數 2631 閱讀 8901

拉電流與灌電流

拉電流和灌電流是衡量電路輸出驅動能力(注意:拉、灌都是對輸出端而言的,所以是驅動能力)的引數,這種說法一般用在數位電路中。

這裡首先要說明,晶元手冊中的拉、灌電流是乙個引數值,是晶元在實際電路中允許輸出端拉、灌電流的上限值(允許最大值)。而下面要講的這個概念是電路中的實際值。

由於數位電路的輸出只有高、低(0,1)兩種電平值,高電平輸出時,一般是輸出端對負載提供電流,其提供電流的數值叫「拉電流」;低電平輸出時,一般是輸出端要吸收負載的電流,其吸收電流的數值叫「灌(入)電流」。

對於輸入電流的器件而言:

灌入電流和吸收電流都是輸入的,

灌入電流是被動的,

吸收電流是主動的。

如果外部電流通過晶元引腳向晶元內『流入』稱為灌電流(被灌入);

反之如果內部電流通過晶元引腳從晶元內『流出』稱為拉電流(被拉出)

當邏輯門輸出端是低電平時,灌入邏輯門的電流稱為灌電流,灌電流越大,輸出端的低電平就越高。由三極體輸出特性曲線也可以看出,灌電流越大,飽和壓降越大,低電平越大。

然而,邏輯門的低電平是有一定限制的,它有乙個最大值uolmax。在邏輯門工作時,不允許超過這個數值,ttl邏輯門的規範規定uolmax ≤0.4~0.5v。所以,灌電流有乙個上限。

當邏輯門輸出端是高電平時,邏輯門輸出端的電流是從邏輯門中流出,這個電流稱為拉電流。拉電流越大,輸出端的高電平就越低。這是因為輸出級三極體是有內阻的,內阻上的電壓降會使輸出電壓下降。拉電流越大,輸出端的高電平越低。

然而,邏輯門的高電平是有一定限制的,它有乙個最小值uohmin。在邏輯門工作時,不允許超過這個數值,ttl邏輯門的規範規定uohmin ≥2.4v。所以,拉電流也有乙個上限。

可見,輸出端的拉電流和灌電流都有乙個上限,否則高電平輸出時,拉電流會使輸出電平低於uohmin;低電平輸出時,灌電流會使輸出電平高於uolmax。所以,拉電流與灌電流反映了輸出驅動能力。(晶元的拉、灌電流引數值越大,意味著該晶元可以接更多的負載,因為,例如灌電流是負載給的,負載越多,被灌入的電流越大)

由於高電平輸入電流很小,在微安級,一般可以不必考慮,低電平電流較大,在毫安級。所以,往往低電平的灌電流不超標就不會有問題。用扇出係數來說明邏輯門來驅動同類門的能力,扇出係數no是低電平最大輸出電流和低電平最大輸入電流的比值。

在積體電路中, 吸電流、拉電流輸出和灌電流輸出是乙個很重要的概念。

拉即洩,主動輸出電流,是從輸出口輸出電流。

灌即充,被動輸入電流,是從輸出埠流入

吸則是主動吸入電流,是從輸入埠流入

吸電流和灌電流就是從晶元外電路通過引腳流入晶元內的電流,區別在於吸收電流是主動的,從晶元輸入端流入的叫吸收電流。灌入電流是被動的,從輸出端流入的叫灌入電流。

拉電流是數位電路輸出高電平給負載提供的輸出電流,灌電流時輸出低電平是外部給數位電路的輸入電流,它們實際就是輸入、輸出電流能力。

吸收電流是對輸入端(輸入端吸入)而言的;而拉電流(輸出端流出)和灌電流(輸出端被灌入)是相對輸出端而言的。

給乙個直觀解釋:

圖中pb0輸出0,led會亮,pb0的電流方向是流向pb0也就是灌電流了;而pb1要輸出1,led會亮,pb1的電流方向是從pb1流出,也就是拉電流了。

在實際電路中灌電流是由後面所接的邏輯門輸入低電平電流匯集在一起而灌入前面邏輯門的輸出端所形成,讀者參閱圖18-2-3自明。顯然它的測試電路應該如圖18-2-4(b)所示,輸入端所加的邏輯電平是保證輸出端能夠獲得低電平,只不過灌電流是通過接向電源的乙隻電位器而獲得的,調節的電位器可改變灌電流的大小,輸出低電平的電壓值也將隨之變化。

當輸出低電平的電壓值隨著灌電流的增加而增加到輸出低電平最大值時,即uol=uolmax時所對應的灌電流值定義為輸出低電平電流的量大值iolmax。

不同系列的邏輯電路,同一系列中不同的型號的積體電路,國家標準中對輸出低電平電流的最大值iolmax的規範值的規定往往是不同的。比較常用的數值如下

ttl系列    iolmax=16ma

lsttl74系列    iolmax=8ma

lsttl54系列    iolmax=4ma

扇出係數no是描述積體電路帶負載能力的引數,它的定義式如下                            no= iolmax  / iilmax                                      

其中iolmax為最大允許灌電流,iilmax是乙個負載門灌入本級的電流。

no越大,說明門的負載能力越強。一般產品規定要求no≥8。

在決定扇出係數時,正確計算電流值是重要的,對於圖18-2-3而言,後面所接的邏輯門的輸入端有併聯的情況。當輸出為低電平時,後面邏輯門輸入端流出的iil,因有r1的限流作用,與併聯端頭數無關。但是,當輸出為高電平時,電流的方向改變為流進輸入端,後面邏輯門輸入級的多發射極三極體相當有兩個三極體併聯。流入的iih就要加倍,與併聯端頭數有關。對於圖18-2-3,nol=2,而noh=3,輸出低電平和輸出高電平兩種情況下,扇出係數可能是不同的。由於iil的數值比iih的數值要大很多,對於積體電路來說矛盾的主要方面在低電平扇出係數。所以,一般我們只需要考慮低電平扇出係數就可以了。

拉電流和灌電流

拉電流和灌電流 sun 403 拉電流與灌電流 1 概念 拉電流和灌電流是衡量電路輸出驅動能力 注意 拉 灌都是對輸出端而言的,所以是驅動能力 的引數,這種說法一般用在數位電路中。這裡首先要說明,晶元手冊中的拉 灌電流是乙個引數值,是晶元在實際電路中允許輸出端拉 灌電流的上限值 允許最大值 而下面要...

吸電流 拉電流 灌電流方面的問題

吸電流 拉電流輸出 灌電流輸出 拉即洩,主動輸出電流,從輸出口輸出電流 灌即充,被動輸入電流,從輸出埠流入 吸則是主動吸入電流,從輸入埠流入。吸電流和灌電流就是從晶元外電路通過引腳流入晶元內的電流 區別在於吸收電流是主動的,從晶元輸入端流入的叫吸收電流。灌入電流是被動的,從輸出端流入的叫灌入電流 拉...

什麼是灌電流和拉電流?

拉電流和灌電流是衡量電路輸出驅動能力 注意 拉 灌都是對輸出端而言的,所以是驅動能力 的引數,這種說法一般用在數位電路中。由於數位電路的輸出只有高 低 0,1 兩種電平值,高電平輸出時,一般是輸出端對負載提供電流,其提供電流的數值叫 拉電流 低電平輸出時,一般是輸出端要吸收負載的電流,其吸收電流的數...