Xilinx 濾波器IP核輸出有效位擷取問題

2021-08-27 08:28:04 字數 327 閱讀 2720

xilinx是按照如下公式給出輸出位寬的:

outputwidth = coefwidth + inputwidth + ceil(log2(tap))

其中,outputwidth即為輸出位寬,coefwidth為抽頭系數字寬,inputwidth為輸入位寬,tap為濾波器階數,ceil為向上取整。

有效位擷取方法:

如果輸入訊號是週期的,可以通過**來看輸入訊號通過濾波器得到的最大值佔多少位。

如果已知輸入訊號的最大絕對值,max(output) = max(input) * sum(abs(coef))。

總之,就是通過**輸出最大值來確定的。

Xilinx儲存器IP核設計之復位

最近兩天在學習xilinx的軟體,原來一直使用的是altera家的quartus ii做fpga開發,現在因為工作需要準備轉向xilinx,軟體僅僅作為使用工具,難免會有各種不適應,接下來就最近兩天查閱xilinx儲存器文件及相關理解做一下記錄。首先xilinx的塊儲存器可以通過配置生成5種型別 單...

論高通濾波器,帶阻濾波器,陷波濾波器

首先,對一副影象進行如下二維傅利葉變換。我們將u 0和v 0帶上式,我們可以得到如下式子。根據上式,可以到f 0,0 的值是非常大的。這裡,我們將 f 0,0 稱為直流分量,直流分量比其他的成分要大好幾個數量級。所以,這也就是傅利葉譜為什麼需要使用對數變換才能看清楚的原因。這裡,對於高通濾波器而言,...

FIR濾波器與IIR濾波器

有限長單位衝激響應濾波器,又稱為非遞迴型濾波器 特點 fir濾波器的最主要的特點是沒有反饋迴路,穩定性強,故不存在不穩定的問題 fir具有嚴格的線性相位,幅度特性隨意設定的同時,保證精確的線性相位 fir設計方式是線性的,硬體容易實現 fir相對iir濾波器而言,相同效能指標時,階次較高,對cpu的...