SDIO電路設計注意事項

2021-10-11 12:45:29 字數 486 閱讀 5646

sdio電路設計注意事項

sdio走線速率較高,盡量控制寄生電容

cmd、d0~d3走線長度以clk走線長度為基準±3mil,需要時繞蛇形線

clk走線盡量單獨包地,從晶元管腳到sd介面的總長度越短越好,控制在2500mil以內,最好在2000mil以內

sdio走線要保證不跨平面

射頻走線最為理想的是微帶線50ohm管控,而不是共面波導50ohm管控;同時射頻走線上方能不鋪綠油就不要鋪綠油

電源走線能粗就粗一點,沒壞處

模組pcb表面工藝一定要沉金1oz,有錢可以嘗試2oz,但一定不能噴錫和裸銅

板材要選擇tg190及以上,最好200以上

2g鏈路中的濾波器最好加上,防止認證中各種問題

晶元底部的過孔一定要足量,否則會引起mask問題

因為模組散熱,將大電感及大電容從模組移至底板,增加模組本身散熱能力

vco電源上的磁珠不能省,而且要小心磁飽和

STM32硬體電路設計注意事項

stm32 原檔名 iar stm32 sk revb.pdf 原檔名 iar stm32f103ze sk.pdf 原檔名 mcbstm32 v1.1.pdf 原檔名 mcbstm32e baseboard v1.93.pdf 原檔名 mcbstm32e displayboard v2.0.pdf...

PCB設計注意事項

在進行設計之前要將各種約束規則設定好。1 線和孔的間距要大一點。2 小訊號部分,注意保護。小訊號指的是小電流訊號 保護,通常是進行包地。晶振電路也屬於小訊號電路。晶振要緊靠晶元引腳放置,距離太遠容易出現干擾。對於四個引腳的電容,不要從中間穿插走線。避免短路。3電容的擺放應該起到應有的作用。例如,通訊...

TVS設計注意事項

一般tvs只提供兩種測試波形對應的最大峰值脈衝功率pppm,分別是8 20us和10 1000us。最大峰值脈衝電流ipp與最大鉗位電壓vc的乘積就是最大峰值脈衝功率pppm。設計時應該注意這個最大鉗位電壓vc是在最大峰值脈衝電流ipp下測到的,也就是說,如果應用中超過這個電流,實際鉗位電壓就會超過...