電源層和地線層完整性規則 電路設計規則

2021-10-16 18:05:02 字數 1428 閱讀 2713

電路圖設計規則

一、電路設計流程

1.根據需求檔案開始進行原理圖設計。

2.選擇設計所需元器件,載入所需元件庫,如果現有元件庫沒有所需元件,需自己製作,新製作的元器件要求功能形象化,標示準確化。選擇合適的電路用於自己的設計完成相應的功能,確定電路的安裝方式。

3.元器件進行合理的布局,然後將元器件連線起來,構成完整的原理圖,然後進行電氣規則檢查,根據錯誤檢查報告資訊來修改原理圖,檢查無誤後輸出網路表。

4.根據電路的複雜程度,確定電路板的規格,如層數,尺寸等,準備網路表和製作好的元器件封裝,將網路表載入到pcb的編譯環境中。

設計輸出:包括原理**件,pcb檔案,bom,焊接工藝。

5.拿到電路板後測試各個方面的功能是否符合預期要求。如果電路功能存在問題,需要從原理圖開始重新設計。中間每一步都不完全是單向的,在每一步中都需要有整體的概念,如果有任何矛盾或更好的選擇都會返回前乙個步驟做更改

二、印製板設計

1.仔細審讀原理圖,理解電路的工作條件。如模擬電路的工作頻率,數位電路的工作速度,關鍵網路,如電源、時鐘、高速匯流排,高速器件等了解其佈線要求。理解電路的基本功能、在系統中的作用等相關問題。

2、綜合考慮pcb效能和加工的效率選擇加工流程。

加工工藝的優選順序為:

元件面單面貼裝 ---- 元件麵貼、插混裝(元件面插裝焊接麵貼裝一次波峰成型)---- 雙面貼裝 ---- 元件麵貼插混裝、焊接麵貼裝

3.根據結構圖或者對應的標準板框,建立pcb設計檔案;

根據結構圖設定板框尺寸,按結構要素設定安裝孔、固定支架所占用的位置。確定接外掛程式等需要定位的器件,並給這些器件賦予不可移動屬性,按工藝設計規範的要求進行尺寸標註。根據結構圖的生產加工時所需的夾持邊設定印製板的禁止佈線區,禁止布局區域。根據某些元件的特殊要求設定禁止佈線區。

4當正確載入網路表後,電路中的元件及元件之間的連線便反映在pcb工作區,首先對元件進行布局。

布局規則:

1)遵照「先大後小,先難後易」的布置原則,即重要的單元電路、核心元器件應當優先布

局.根據原理的先後順序放置器件,主訊號流向規律安排主要元器件.

2)以每個功能電路的核心元器件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊

地排列在pcb上,儘量減少和縮短各元器件之間的引線和連線。使用同一種電源的器件盡量放在一起,以便於將來的電源分隔。

3)同型別的插裝元器件在x或y方向上應朝乙個方向放置。同一種型別的有極性分立元件

也要力爭在x或y方向上朝乙個方向放置,便於生產和檢驗。

4)數位電路與模擬電路分開、高頻與低頻分開、大功率與小功率分開、高壓與低壓分開、

模擬前端與後端分開

5)ic去偶電容的布局要盡量靠近ic的電源管腳,並使之與電源和地之間形成的迴路最短

6)通過試佈線微調布局:先大概放置器件,通過走線來確定器件的間距

7)元器件的排列要便於除錯和維修,亦小組件周圍不能放置大元件,需除錯的元器件周圍

電源層和地線層完整性規則 PCB疊層設計的原則

在pcb設計 印製電路板 時,需要考慮的乙個最基本的問題就是實現電路要求的功能需要多少個佈線層 接地平面和電源平面,而pcb的佈線層 接地平面和電源平面的層數的確定與電路功能 訊號完整性 emi emc 製造成本等要求有關。對於大多數的設計,pcb的效能要求 目標成本 製造技術和系統的複雜程度等因素...

電源完整性1

1.為什麼要重視電源雜訊問題 晶元內部有成千上萬個電晶體,這些電晶體組成內部的閘電路 組合邏輯 暫存器 計數器 延遲線 狀態機 以及其他邏輯功能。隨著晶元的整合度越來越高,內部電晶體數量越來越大。晶元的外部引腳數量有限,為每乙個電晶體提供單獨的供電引腳是不現實的。晶元的外部電源引腳提供給內部電晶體乙...

電源完整性設計

由於晶元工藝不斷改進,從0.35um 0.18um 0.13um到目前的40nm甚至28nm,晶元的核心電壓也在不斷降低,從3.3v 1.8v 1.5v到40nm器件的0.9v,晶元對電源的波動越來越敏感。與si相比,電源完整性pi是乙個比較新的概念,實際上pi也屬於si研究的範疇,它和si之間的關...