匯流排邏輯基礎

2021-06-22 14:58:30 字數 786 閱讀 8479

cup是計算機的核心,它控制整個計算機的運作並計算。想讓cpu工作,就必須向它提供指令和資料,資料和指令在儲存器存放。類似大腦的記憶。

指令和資料是應用上的概念,在記憶體或磁碟沒有任何區別都是二進位制資訊。

儲存單元

儲存器劃分若干個儲存單元,每個儲存單元都是0開始序號。假如乙個儲存器有128個儲存單元編號從0-127、乙個儲存器有128個儲存單元,那麼它可以儲存128位(128byte)

cpu想要進行資料的讀寫,必須和外部的器件(晶元)進行3類互動。

2:器件的選擇,讀或者寫的命令(控制資訊)。

3:讀或寫的資料(資料資訊)。

cpu通過匯流排將位址,資料,控制操作,匯流排從邏輯分為位址,資料,控制匯流排。

位址匯流排

cpu通過位址匯流排來指定儲存單元的,可見位址匯流排上能傳輸多少資訊,那cpu就可以對多少個儲存單元進行定址。

假如1個cpu有10根位址匯流排,1根導線可以傳輸的狀態有2種,高電平,低電平,用二進位制表示1或0,10根匯流排可以傳參10位二進位制資料。10位二進位制資料可以表示2的10次方不同的資料。

資料匯流排

cpu與記憶體或者其他部件之間傳輸資料是通過資料匯流排進行的。資料匯流排寬度決定了cpu和外界的資料傳輸速度。8根資料匯流排一次可以傳輸8個位(1個b的資料)

控制匯流排

cpu對外部的控制,是通過控制匯流排進行的。控制匯流排是不同控制線的集合。多少根控制匯流排意味著提供對外部器件的多少控制。控制匯流排決定了cpu對外部器件的控制能力。

cup位址匯流排寬度為10,那麼可以定址1024個記憶體單元,這1024個記憶體單元構成cpu的記憶體位址空間。

CAN匯流排基礎

can匯流排協議 涵蓋了osi規定的傳輸層 資料鏈路層 物理層 決定了位編碼方式 nrz編碼,6個位插入填充位 位時序 位時序 位的取樣 同步方式 根據同步段ss實現同步,並具有再同步功能 但具體的說 訊號電平,通訊速度,取樣點,驅動器和匯流排的電氣特點,聯結器的形態都沒有定義,需要使用者自行確定 ...

數字邏輯基礎

十六進製制數 十六進製制數的特點是 1.由16個數碼,0 9和a f組成 2.基數是16,運算規則是逢16進1 3.在小數點左邊,從右至左的位權依次是 160 161 162 在小數點右邊,從左至右的位權依次是 16 1 16 2 16 3 數制轉換 1.非十進位制數轉換成十進位制數 轉換方法是 將...

數字邏輯基礎

數字邏輯基礎 邏輯代數與邏輯門 邏輯代數 又稱為布林代數,和普通代數一樣用字母代表變數,稱為邏輯變數。邏輯變數的取值只有兩種 0 和 1 表示與,或,非,真和假。邏輯與門 只有當決定一件事情的所有條件全部具備時,這件事情才會發生,這樣的邏輯關係稱為邏輯與關係。表示式為y ab或者y a b。邏輯或門...