USB走線要求

2021-08-26 15:02:50 字數 2103 閱讀 2034

usb是一種快速、雙向、同步傳輸、廉價、方便使用的可熱拔插的序列介面。由於資料傳輸快,介面方便,支援熱插拔等優點使usb裝置得到廣泛應用。目前,市場上以usb2.0為介面的產品居多,但很多硬體新手在usb應用中遇到很多困擾,往往pcb裝配完之後usb介面出現各種問題

比如通訊不穩定或是無法通訊,檢查原理圖和焊接都無問題,或許這個時候就需懷疑pcb設計不合理。繪製滿足usb2.0資料傳輸要求的pcb對產品的效能及可靠性有著極為重要的作用。

usb協議定義由兩根差分訊號線(d+、d-)傳輸數碼訊號,若要usb裝置工作穩定差分訊號線就必須嚴格按照差分訊號的規則來布局佈線。根據筆者多年usb相關產品設計與除錯經驗,總結以下注意要點:

1. 在元件布局時,盡量使差分線路最短,以縮短差分線走線距離(√為合理的方式,×為不合理方式);

2. 優先繪製差分線,一對差分線上盡量不要超過兩對過孔(過孔會增加線路的寄生電感,從而影響線路的訊號完整性),且需對稱放置(√為合理的方式,×為不合理方式);

3. 對稱平行走線,這樣能保證兩根線緊耦合,避免90°走線,弧形或45°均是較好的走線方式(√為合理的方式,×為不合理方式);

4. 差分串接阻容,測試點,上下拉電阻的擺放(√為合理的方式,×為不合理方式);

5. 由於管腳分布、過孔、以及走線空間等因素存在使得差分線長易不匹配,而線長一旦不匹配,時序會發生偏移,還會引入共模干擾,降低訊號質量。所以,相應的要對差分對不匹配的情況作出補償,使其線長匹配,長度差通常控制在5mil以內,補償原則是**出現長度差補償**;

6. 為了減少串擾,在空間允許的情況下,其他訊號網路及地離差分線的間距至少20mil(20mil是經驗值),覆地與差分線的距離過近將對差分線的阻抗產生影響;

7. usb的輸出電流是500ma,需注意vbus及gnd的線寬,若採用的1oz的銅箔,線寬大於20mil即可滿足載流要求,當然線寬越寬電源的完整性越好。

普通usb裝置差分線訊號線寬及線間距與整板訊號線寬及線間距一致即可。然而當usb裝置工作速度是480 mbits/s,只做到以上幾點是不夠的,我們還需對差分訊號進行阻抗控制,控制差分訊號線的阻抗對高速數碼訊號的完整性是非常重要的

因為差分阻抗影響差分訊號的眼圖、訊號頻寬、訊號抖動和訊號線上的干擾電壓。差分線阻抗一般控制在90(±10%)歐姆(具體值參照晶元手冊指導),差分線阻抗與線寬w1、w2、t1成反比,與介電常數er1成反比,與線間距s1成正比,與參考層的距離h1正比,如下圖是差分線的截面圖。

下圖為四層板的參考疊層,其中中間兩層為參考層,參考層通常為gnd或power,並且差分線所對應的參考層必須完整,不能被分割,否則會導致差分線阻抗不連續。若是以圖 2疊層設計四層板,通常設計時差分線採用4.5mil的線寬及5.5mil的線間距既可以滿足差分阻抗90ω。

然而4.5mil線寬及5.5mil線間距只是我們理論設計值,最終電路板廠依據要求的阻抗值並結合生產的實際情況和板材會對線寬線間距及到參考層的距離做適當的調整。

以上所描述的佈線規則是基於usb2.0裝置,在usb佈線過程中把握差分線路最短、緊耦合、等長、阻抗一致且注意好usb電源線的載流能力,掌握好以上原則usb裝置執行基本沒問題。

**侵刪:

高速USB佈線要求

引用 ppfranklee 的 高速usb佈線要求 在未佈板之前,先將高速usb主控制器和一些相關的主要器件擺放好。盡可能縮短走線長度,優先考慮對高速時鐘訊號和高速usb差分線的佈線,盡可能的避免高速時鐘訊號與高速usb差分線和任何的接外掛程式靠近走線。有可能的話,讓usb高速訊號布在pcb的底層。...

PCB走線經驗

在 pcb設計 中,佈線是完成產品設計的重要步驟,pcb走線的好壞直接影響整個系統的效能,佈線在高速pcb設計中是至關重要的。佈線的設計過程限定高,技巧細 工作量大。pcb佈線有單面佈線 雙面佈線及多層佈線。pcb 板的設計過程是乙個複雜的過程,要想很好地掌握它,需 電子愛好者自已去體會,才能得到其...

MIPI的走線阻抗

mipi的走線阻抗100歐的要求是根據lvds low voltage differential signaling 電平定義的。lvds差分訊號pn兩線最大幅度是350mv,內部乙個恆流源電流是3.5ma.於是終端匹配電阻是100 hm 也就是 之間的等效阻抗是 歐姆。這就是協議規定的。如果小於 ...