MIPI的走線阻抗

2022-08-12 11:54:13 字數 471 閱讀 4091

mipi的走線阻抗100歐的要求是根據lvds(low voltage differential signaling)電平定義的。

lvds差分訊號pn兩線最大幅度是350mv,內部乙個恆流源電流是3.5ma.於是終端匹配電阻是100 ohm

也就是pn之間的等效阻抗是100歐姆。這就是協議規定的。

如果小於100歐姆,終端輸出電平幅度不夠,loss增大。

如果大於100歐姆,電流源拉出功率(驅動能力)不足,容易被干擾

mipi訊號一般是差分訊號,差分訊號為一正一負兩根trace,兩者之間相位差180度,可以抑制共模干擾(同樣的乙個干擾源,在兩根訊號上形成同樣的干擾波形,最終一正一負正好抵消),還可以提公升訊號幅度(一正一負,兩者的幅度相當於一根線上的幅度的兩倍)。差分訊號還有緊耦合和松耦合兩種方式,松耦合可以在兩根線之間鋪地來進一步避免兩者之間的耦合(串擾),緊耦合時兩根線可以貼的很近,不管緊耦合還是松耦合,差分訊號主要還是靠地平面來做返回路徑。

mipi兩線介面 MIPI介面

lvds 1024 768及以上 主要通過轉換晶元將 rgb等專程 lvds 來支援 少量 ap直接整合 此類lcd 目前在中高階平板和筆記本中廣泛使 用mipi 1080p 以下手機平台標準介面,與 lvds 類似,但更省電 目前普及 趨勢明顯,tinvidia 高通等最新平台大多配備 rgb和 ...

傳輸線阻抗

1 反射與阻抗 高速pcb設計的入門,我們就知道,訊號會反射,就像光線從空氣射到玻璃,一部分光會折射,還有一些會被反射。訊號也一樣,如果傳輸線的阻抗不一致,在阻抗跳變的地方,一部分能量繼續傳輸,一部分能量會被反射回去。在這個話題裡,我們首先知道,阻抗不連續會引起訊號反射。當然,我們後面的話題會深入 ...

PCB走線經驗

在 pcb設計 中,佈線是完成產品設計的重要步驟,pcb走線的好壞直接影響整個系統的效能,佈線在高速pcb設計中是至關重要的。佈線的設計過程限定高,技巧細 工作量大。pcb佈線有單面佈線 雙面佈線及多層佈線。pcb 板的設計過程是乙個複雜的過程,要想很好地掌握它,需 電子愛好者自已去體會,才能得到其...