區分高速和低速設計 是否傳輸線

2022-07-06 13:54:15 字數 527 閱讀 7709

訊號的有效頻率取決於訊號的邊沿速率,當訊號的有效頻率比較低,使得訊號的有效波長

大於訊號線長度的6倍時,該訊號線路可被視為集總式,即,在某一特定時刻,訊號線路上任一點的電平狀態都近似相同,否則,該訊號線路應被視為分布式,訊號線的長度以傳輸線來對待。<6倍訊號線長度為傳輸線

例一:週期頻率100mhz,上公升沿時間

2ns,走線長度

6in(英吋)

例二:週期頻率10mhz,上公升沿時間

0.5ns

,走線長度

6in(英吋)

1m=39.37in

根據以上公式計算得,

例1:=0.5/2=250mhz

=3*10^8/250=1.2m=47in>

6*6不是傳輸線

例2:=0.5/0.5=1000mhz

=3*10^8/1000=0.3m=12in<

6*6是傳輸線

對於傳輸線,必須考慮在訊號傳輸路徑上阻抗不匹配帶來的反射。

序列通訊的波特率高速和低速區別

注意,這裡說的高速 低速不是通常說的速度快就是高速,速度慢就是低速。這裡所謂的高速 低速,指的是同乙個波特率因子下的波特率的快慢。得看一下式子 高速 波特率 fosc 16 x 1 fosc代表外部晶振 低速 波特率 fosc 64 x 1 從上面的公式可以看到,對同乙個x,顯然用 fosc 16 ...

系統設計 單頁面和多頁面應用區分

只有一張web頁面的應用,是一種從web伺服器載入的富客戶端,單頁面跳轉僅重新整理區域性資源 公共資源 js css等 僅需載入一次,常用於pc端官網 購物等 如圖 如圖 具體對比分析 組成乙個外殼頁面和多個頁面片段組成 多個完整頁面構成 資源共用 css,js 共用,只需在外殼部分載入 不共用,每...

高速電路設計基本概念之 IBIS和SPICE模型

ibis最早由intel領導的ibis協會於1993年發布v1.1版本,期間經過二十多年的發展,在2015年,ibis協會發布了ibis v6.1版本規範,模型的相容性更好,而且融入了相關的數字演算法,在高速 時結果更加精確。ibis是input output buffer information ...