鎖存器和觸發器的區別

2021-08-21 23:51:51 字數 862 閱讀 8072

有關鎖存器和觸發器的區別,有很多種不同的說法,但本質上是乙個意思,都十分的精闢和精彩,這裡整理一下。

解釋一、

鎖存器是一種對脈衝電平(也就是0或者1)敏感的儲存單元電路,而觸發器是一種對脈衝邊沿(即上公升沿或者下降沿)敏感的儲存電路。

解釋二、

"觸發器" 泛指一類電路結構, 它可以由觸發訊號 (如: 時鐘, 置位, 復位等) 改變輸出狀態, 並保持這個狀態直到下乙個或另乙個觸發訊號來到時, 觸發訊號可以用電平或邊沿操作.

"鎖存器"是觸發器的一種應用型別 。強調的是通過觸發訊號(如時鐘)鎖存資料輸入位。

解釋三、

鎖存器是一種脈衝電平敏感的儲存單元。最主要的特點是具有使能性的鎖存電平功能,即在使能訊號有效時,可以鎖住輸出訊號保持不變,而在使能訊號失效時,輸出與輸入相同,等效於乙個輸出緩衝器。 

觸發器又叫雙穩態觸發器,隨著輸入的變化,輸出會產生對應的變化。它通常是由至少兩個相同的閘電路構成的具有反饋性質的組合邏輯電路。應用中為了使觸發過程容易控制,而做成由時鐘觸發控制的時序邏輯電路。

常見的有sr觸發器,d觸發器,jk觸發器。觸發器通常有兩種狀態,保持態和轉化態,分別對應兩種輸入情況,在保持態下輸出會維持在當前狀態不改變,而在轉化態下輸出會按規律順序改變。

關於具體的觸發器介紹,看我這幾篇部落格:

通過**和綜合認識d觸發器(verilog hdl語言描述d觸發器)

通過**和綜合認識jk觸發器(verilog hdl語言描述jk觸發器)

通過**和綜合認識t觸發器(verilog hdl語言描述t觸發器)

這貼心的觸發器三聯,足夠掌握了吧。

鎖存器和觸發器區別

鎖存器 latch 是一種對脈衝電平敏感的儲存單元電路,它們可以在特定輸入脈衝電平作用下改變狀態。鎖存,就是把訊號暫存以維持某種電平狀態。鎖存器的最主要作用是快取,其次完成高速的控制器與慢速的外設的不同步問題,再其次是解決驅動的問題,最後是解決乙個i o口既能輸出也能輸入的問題。鎖存器是利用電平控制...

鎖存器,觸發器概念及區別

1.鎖存器 latch 是由電平出發的儲存單元,資料儲存的動作取決於輸入時鐘,訊號的電平值,僅當鎖存器處於使能狀態時,輸出才會隨著資料輸入發生變化。鎖存器有兩個輸入,乙個是有效訊號en,乙個是輸入資料訊號data in,有乙個輸出q,它的功能就是在en有效的時候,把data in的值傳給q,也就是鎖...

鎖存器與觸發器

鎖存器和觸發器是具有記憶功能的二進位制存貯器件,是組成各種時序邏輯電路的基本器件之一。區別為 一 latch同其所有的輸入訊號相關,當輸入訊號變化時latch就變化,沒有時鐘端。主要控制靠的是使能端,當使能端有效時,鎖存器的輸出與輸入相同 當使能端無效時,鎖存器輸出被鎖存,與輸出無關 二 觸發器fl...